Stratix 10 FPGA和SoC实现了业界水平的集成度
出处:电子工程专辑 发布于:2014-05-08 09:51:57
导读:Altera公司日前宣布,Stratix 10 FPGA和SoC试用设计软件即将供货。
与前一代高性能可编程器件相比,Stratix 10 FPGA和SoC客户设计的内核性能成功提高了两倍。Altera与几家早期试用客户在多个市场领域密切合作,使用Stratix 10性能评估工具测试了他们的下一代设计。客户所体会到的FPGA内核性能突破源自Intel 14 nm三栅极工艺技术以及革命性的Stratix 10 HyperFlex体系结构。
HyperFlex是Altera为Stratix 10器件提供的下一代内核架构--是FPGA业界过去十年中显着的体系结构创新,支持传统FPGA体系结构无法实现的应用。具有HyperFlex体系结构的Stratix 10 FPGA和SoC能够满足而且对性能要求非常高的应用,包括,网络、通信、广播、军事以及计算机和存储市场等应用领域。
早期试用客户体验到Stratix 10器件大幅度提高了性能,通过Stratix 10早期试用计划,Altera与多家客户一起工作,采用面向Stratix 10 FPGA开发的性能评估工具运行他们现有的设计。客户可以针对多种应用,使用各种硬件设计方法进行设计,包括,ASIC替换设计、传统高性能FPGA通信设计,以及大吞吐量数据中心和计算设计。在所有应用中,客户应用Stratix 10 FPGA,设计性能都至少有两倍的增长。
罗德施瓦茨公司CoC数字集成主管Bernd Liebetrau评论说:“当我们次接触Stratix 10 FPGA早期试用计划时,觉得Altera宣称性能提高了两倍是不可思议的。但是,仅仅一起工作几天后,经过Altera技术人员热情的指导,我们采用Altera设计工具来运行现有的一个设计,其性能的确比以前提高了两倍。这种性能水平将为我们开辟FPGA以前无法企及的新应用。”
除了基准测试客户设计,Altera还为Stratix 10 HyperFlex体系结构优化了几种软核IP,性能同样提高了两倍。Altera的光传送网(OTN) IP系列产品,在前一代FPGA上运行在350 MHz,而现在采用Stratix 10器件,性能超过了700 MHz.Altera的400 GbE IP目前在Stratix V FPGA上以1024位宽数据通路运行,采用HyperFlex体系结构,数据通路位宽是512位,性能提高了两倍,在可编程内核架构中,实现了同样的大吞吐量,而显着减小了占用的面积。
Stratix 10 FPGA和SoC简介
Stratix 10 FPGA和SoC采用了Intel的14 nm三栅极工艺以及HyperFlex体系结构,设计支持实现、性能的应用,而且大幅度降低了系统功耗,这些应用包括通信、军事、广播以及计算和存储市场等领域。Stratix 10 FPGA和SoC内核性能是前一代高性能器件的两倍。对于功耗预算严格的高性能系统,与Stratix V FPGA相比,Stratix 10器件帮助客户将功耗降低了70%.Stratix 10 FPGA和SoC实现了业界水平的集成度,包括:
●密度的单片器件,有四百多万个逻辑单元(LE)。
●单、硬核浮点DSP性能优于10 TeraFLOP
●串行收发器带宽比前一代FPGA高4倍,包括了28-Gbps背板收发器,以及56 Gbps收发器通路。
●第三代高性能、四核64位ARM Cortex-A53处理器系统
●多管芯解决方案,在一个封装中集成了DRAM、SRAM、ASIC、处理器以及模拟组件。
供货
Stratix 10 FPGA早期试用设计软件将于2014年夏天提供给客户使用。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 什么是BMS?电池管理系统(BMS)到底在管理哪些东西?2024/4/25 17:32:18
- 离心机的种类是什么2024/4/24 17:43:40
- 电路仿真软件哪个比较好?2024/4/23 17:50:46
- TCP/IP协议包括哪些协议2024/4/22 17:33:22
- cps是什么意思?cps的含义_cps的特征2024/4/16 17:56:11