手机网站|

扫一扫,手机访问

您好,欢迎来到捷配电子市场网 登录 | 免费注册

基于嵌入式 ARM 处理器的BLE SoC 一个典型示例

出处:电子发烧友 发布于:2018-07-12 14:17:38 | 94 次阅读

  低功耗蓝牙的开放标准和市场的成功导致了采用蓝牙 4.0、4.1 和 4.2 后不久,大量供应商和产品即遍布市场。一般来说,这些都采用了 SoC 路由。
  该系列基于 ARM Cortex-M0 处理器,并采用低功耗蓝牙收发器、闪存和 RAM 内存、板载电源管理和少量 I/O。Dialog Semiconductor 的 DA14680 SoC 遵循类似的公式。该芯片是符合蓝牙 4.2 的一个设备,包括一个 ARM Cortex-M0 处理器、低功耗蓝牙无线电、8 Mb 闪存、64 kB OTP ROM、128 kB 数据 SRAM、128 kB ROM、片上电源管理和其他一些外设(图 4)。


  图 4: Dialog Semiconductor 的 DA14680 是符合蓝牙 4.2、基于嵌入式 ARM 处理器、敏感的 2.4 GHz 无线电、闪存、RAM 和 ROM 的 BLE SoC 的一个典型示例。(图片: Dialog Semiconductor)
  除 Nordic 和 Dialog 外,还有许多其他蓝牙 4.1 和 4.2 IC 供应商为开发人员提供解决方案。其中值得注意的是 Texas Instruments (TI) 和 Cypress Semiconductor。


  图 5: 蓝牙 5 保留了蓝牙 4.2 的 251 字节有效载荷,但 2 Mbps PHY 减少了传输时间,增加了带宽。蓝牙 4.2 可以使用 1 Mbps PHY 达到 800 kbps,而蓝牙 5 可以使用 2 Mbps PHY 达到 1.4 Mbps。采用蓝牙 5 的范围增加功能时,即失去带宽的优势。

0次

版权与免责声明

凡本网注明“出处:捷配电子市场网”的所有作品,版权均属于捷配电子市场网,转载请必须注明捷配电子市场网,http://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。