|
技术交流 | 电路欣赏 | 工控天地 | 数字广电 | 通信技术 | 电源技术 | 测控之家 | EMC技术 | ARM技术 | EDA技术 | PCB技术 | 嵌入式系统 驱动编程 | 集成电路 | 器件替换 | 模拟技术 | 新手园地 | 单 片 机 | DSP技术 | MCU技术 | IC 设计 | IC 产业 | CAN-bus/DeviceNe |
cpu接nandflash时,CE设置为don't care的问题,谢谢! |
作者:gaojn36 栏目:ARM技术 |
把与nandFLASH的CE端连接的IO线,设置成CE don't care模式时,就是读写不用人为控制CE。当读nandFLASH时,发送最后一个地址时,FLASH会有一个10us的busy状态,在这期间CE必须为低,但是在don’t care模式时,CE会自动变高,使得读的数据错误,必须用GPIO的方式控制,那don't care模式对nandFLASH就没有用了?各位大侠你们是如何做的?都是用GPIO方式吗?谢谢! |
2楼: | >>参与讨论 |
作者: liuxy236 于 2005/2/16 16:34:00 发布:
请问你用的是谁家的FLASH |
3楼: | >>参与讨论 |
作者: gaojn36 于 2005/2/16 16:42:00 发布:
东芝的,所有的nand都这样吗?谢谢! 东芝的TC58DVG02A1FT,另外三星的nandflash手册也是这么说的!谢谢! |
4楼: | >>参与讨论 |
作者: xelectron 于 2005/2/24 22:10:00 发布:
你用的什么CPU,这应该和CPU有关 |
|
|
免费注册为维库电子开发网会员,参与电子工程师社区讨论,点此进入 |
Copyright © 1998-2006 www.dzsc.com 浙ICP证030469号 |