登录 免费注册 首页 | 行业黑名单 | 帮助
维库电子市场网
技术交流 | 电路欣赏 | 工控天地 | 数字广电 | 通信技术 | 电源技术 | 测控之家 | EMC技术 | ARM技术 | EDA技术 | PCB技术 | 嵌入式系统
驱动编程 | 集成电路 | 器件替换 | 模拟技术 | 新手园地 | 单 片 机 | DSP技术 | MCU技术 | IC 设计 | IC 产业 | CAN-bus/DeviceNe

请问大侠们这个D/A的输入为什么这么接?

作者:huyan223 栏目:IC设计
请问大侠们这个D/A的输入为什么这么接?
小弟刚开始自己设计电路,看到这块芯片的手册上这么画输入的,不明白他的用意,请大家赐教,万分感谢!
初来咱们论坛,希望得到大家的帮助和鼓励,也会为这个论坛添把力。

2楼: >>参与讨论
huyan223
回复主题:请问大侠们这个D/A的输入为什么这么接?
回复主题:请问大侠们这个D/A的输入为什么这么接?


3楼: >>参与讨论
huyan223
回复主题:请问大侠们这个D/A的输入为什么这么接?
coms器件的输入引脚不应该悬空,可是为什么这么处理呢? 又接+5v又接地的,输入信号再进来会不会互相干扰呢?
求救求救啊!

4楼: >>参与讨论
xusnwise
re楼主
这只是一个8bit resolution的Current DAC, 你上传的这个电路只是
一个DEMO board上的电路,是用来测试DAC的特性的,那么多电阻是用来
产生不同的电平序列输入给DAC用的,在DAC的输出端你可以看到一个
与输入数字电平呈正比的一个电流.
我很菜,错了别骂我

5楼: >>参与讨论
huyan223
回复主题:请问大侠们这个D/A的输入为什么这么接?
多谢四楼的.

又查了一下,电阻网络是用来防止尖峰脉冲和自激震荡的,接高电平可以增加总线的驱动能力,接地是为不让引脚悬空...

可是现在都接在一起了,输入信号进来会不会互相影响呢?他这个评估版的设计有什么好处呢?

还是有些疑问的,希望大家能再给些提示。

6楼: >>参与讨论
fpgafans
我的想法很简单
电->电阻->总线->DIANZU->di,这是一个分压电路,总线的电平由电源和地之间的电阻决定,为了避免电源和地对总线的干扰,所以都加电阻了

参与讨论
昵称:
讨论内容:
 
 
相关帖子
关于评估a 10-Bit DAC
求六管结构的异或门、同或门
同一个core的芯片频率不同价格不同,什么原因呢?
cadence synopsys 的asic设计资料
工作1年的硕士中兴面试归来,向各位大虾咨询意见?
免费注册为维库电子开发网会员,参与电子工程师社区讨论,点此进入


Copyright © 1998-2006 www.dzsc.com 浙ICP证030469号