1XX5-0001 1XTW13000UAA 1XTR19200RKA 1XPBH2UEENAGX 1XN7-0002 1XK3-0301 1XJN002UOA 1XJN002UEE 1XF00330SH1M 1XB2-0202 2.048MHZ
您是否在找:2.048M历史价格
相关信息
-
基于CPLD的ST-BUS总线收发模块设计与实现
...配,ST-BUS定义了四种标准时钟频 率 ,即 16.384MHz、8.192MHz、4.096MHz和2 .048MHz,均可用作部件的内部时钟,且同一时刻只能选择其一,而自适应系统则采取自动选择 模式。除了常用的基准时钟2.048MHz外,其余时钟频率总是对应数据速率的两倍,即ST-BUS支持的最大数据速率为8.192Mbps。假设ST-BUS速据速率为2.048M bps,则时钟频率可在2.048MHz与4.096MHz中任取其一。由图1(a)可知 ,ST...
-
嵌入式同步时钟系统的设计与实现
...源信号和19.44MHz时钟源信号进行缓冲,给下一级输出标准TTL/CMOS兼容的信号。输出驱动器也采用专用的商用时钟驱动芯片将同步时钟产生的G.813标准的时钟信号输出给同步设备的各单板使用。对于两路2.048M和两路19.44M信号的输入,在CPLD内部构建三个二选一的多路选择器来选择其中一路信号使能输入。这三个多路选择器的选择使能信号存储在一个寄存器中,通过向其中写入不同的值来使能选择相应...
-
单片机微处理器AT89C51在时隙变换和控制中的应用
...容量的VLSI数字交换专用芯片。图1是Mitel公司MT8980D单片数字时间交换器的功能框图。该交换器的输入和数输出均为8个32路CHPCH信号,每个称为一个ST总线(Serial Telecom Bus)。串行PCM数据流以2.048Mb/s的速率(共32个64kB/s,8比特数值时隙)分8中由STI0~STI7输入,经串-并变换后,根据码流号和信道(时隙)号依次存入256×8比特数据存储器的相应单元内。控制寄存器通过控制接口接...
-
基于IDT82P的E1接口设计与实现
...地址锁存以及非锁存两种寻址模式。可方便的和单片机、通用CPU对接。支持SPI和Intel或Motorala两种CPU类型,数据宽度可设为8位[2]。 时钟接口包括线路时钟和本地时钟信号。IDT82P需要外部提供一个2.048M,32ppm以内的时钟,普通晶振即可满足要求。IDT82P可提供丰富的时钟应用模式,作为应用于接入网位置的模块,其线路侧发送端使用系统侧时钟,接收端使用线路恢复时钟。 IDT82P提供标准的JT...
-
MCS-51系列单片机在SDH系统中的应用
...电子工程系自主开发了SDH大规模专用集成电路套片,它包括高阶复用芯片MXH0155-2,实现从VC4信号到STM-1(Synchronous Transfer Module)信号的映射和解映射功能;低阶映射芯片MXL021E1-3,实现21个2.048M的E1信号到VC4信号的映射和解映射。基于这两个芯片,可以实现一个基于双向SDH环路的ADM(ADD/DROP Multiplexer)站点,实现从STM-1信号中任意分插多个E1信号的功能。 ADM系统以两片MXH0155-...
相关搜索
2.08E+142.08E142.0X-DZD2.0X-TA2.15.1002.15.2002.18E+462.18E+482.22237E+112.22E+112.22E112.23887E+112.24E+112.25E+112.2K2.2KR-1/8W2.2uF2.2UF 20% 10V2.2uF/35V2.2UF/50V2.2uF50V2.2UH2.2V