CY7C1347B-100AC
459
TQFP/100/0103+
全新原装,现货库存
CY7C1347B
500000
TQFP/22+
行业低价,代理渠道
CY7C1347B
4647
-/2021
2021
CY7C1347B
500
QFP/2035+
原厂原装现货库存支持单天发货
CY7C1347B
10000
QFP/22+
只有原装支持实单
CY7C1347B
2531
QFP/2023+
终端可免费供样,支持BOM配单
CY7C1347B
20384
QFP/22+
原厂原装现货
CY7C1347B
20384
QFP/22+
原厂原装现货
CY7C1347B
10000
QFP/22+
全新原装进口
CY7C1347B
850000
NEW/NEW
一级代理正品保证
CY7C1347B
500
QFP/2035+
原厂原装现货库存支持单天发货
CY7C1347B
8160
QFP/22+
诚信、创新、和谐、共赢
CY7C1347B
362
2011+/QFP
深港现货大陆代理直销优势价格长期稳定供应可开17%增...
CY7C1347B
3588
-/-
原装 部分现货量大期货
CY7C1347B
500
QFP/03+
房间备有现货
CY7C1347B
92700
QFP/23+
原装现货,支持BOM配单服务
CY7C1347B
10000
QFP/22+
专注工厂 专芯服务 原装现货 强势进口渠道
下面我们看一下实际的同步管道突发式sram,这次我们作为实例的产晶是cypress公司的128k×36位的cy7c1347b。之所以采用36位而不是32位,是因为考虑到每隔8位(一个字节)能进行验证的情况。 cy7c1347b的内部框图如图1所示,信号种类如图2所示。这些信号除了以一字节为单位进行写人操作的bw″信号以外,还包括进行onjl位整体写入操作的gw。在cpu的突发周期中,当可以一次性更新1字大小(36位)的数据时使用gw;当从外部更新1字节或2字节大小的数据时使用bw刀信号,这样就可以只更新相应的字节数据。另外,用于地址锁存的信号包括adsc和adsp两个信号,adsc用于来自缓存控制器的存取;adsp用于来自处理器的存取。adsp与adsc在写存取时的处理上存在若干不同,这将在以后进行说明。 图1 cy7c1347b的内部框图 图2 cy7c1347b的信号 与主存储器相比,高速缓冲存储器被要求快速操作。因此为了尽可能不在外部对控制信号进行处理,所以准备了多个类似这样用于存取的信号。 例如,通常情况下,cpu的ads(地址选通)信号与adsp信号直
我们将cypress公司的cy7c1345b作为同步突发式sram的实例,它具有与cy7c1347b相同的128k×36位的结构,其内部框图如图所示。由框图可知,与cy7c1347b相比,除了没有输出寄存器以外,其他完全相同,只是将控制信号等bwn改名为bwsn,其他方面完全相同,请参照同步管道突发式sram的说明。 图 cy7c1347b的内部框图 另外,从框图我们可知,同步突发式sram的写人周期与同步管道突发式sram的相同,所以在此我们只说明读操作。 来源:ks99
同步管道突发式sram的操作基本上都是与时钟的上升沿同步进行的,因此最好能够看到时钟沿的状态。在功能方面看上去非常复杂,但时序的读取比异步sram还是简单的。 1. 同步管道突发式sram的周期定义 由于都是与时钟同步的,所以可以通过时钟沿中各个控制线的状态确定下一个状态。 表 表示cy7c1347b的周期定义。 表 同步管道突发式sram的周期定义 从器件的内部框图以及ce3、ce2、ce1一栏可以看出,这些使能引脚是在操作开始时刻被利用的,而一旦开始进行读或者写操作,则这些引脚就不再被利用。 2. 读操作1:单一读 所谓的单一读操作,就是读出所希望读取的地址数据,与异步sram的处理相同。其操作波形如图1所示,如果在最初的时钟沿上让芯片发挥使能,并且赋予地址,那么将在2个时钟后读出数据,只要在外部电路锁存该数据即可。 图1 单一读操作 起始地址在最初的adsp时钟时被锁存,开始对存储器单元进行存取操作,然后在下一个时钟从存储器中输出数据,进而在下一个时钟将数据提取至输出缓冲器的锁存器中。对于单一读只要具有这个印象即可。 2.
cy7cl347b所具有的各种信号及其意义如下所述,基本上各种信号都是在时钟(clk)信号的上升沿被采样的。 1. a0~a16(地址) 这是地址输入。cy7c1347b的数据具有36位,这是每8位数据+1位验证的结构,共有4字节大小。由于普通的处理器是以8位为单位进行输人输出的,所以一般都是a0连接cpu的a2、a1连接a3这样的形式。 突发传输时,根据内部的突发式计数器,a0与a1被自动更新。异步sram的情况下,由于只要能从写入的地址中读出数据即可,所以地址引脚即使颠倒连接也不会出现问题。但是在同步管道突发式sram的情况下,如果a0及a1引脚颠倒连接,则在突发传输中将出现异常,因此一定要明确地将a0作为lsb使用。 2. bw0~bw3(byte write select) 这是1字节(实际上为9位)的数据写控制信号。时钟上升时,当bwe信号有效(低电平)日寸,其中对应于有效(已成为低电平)信号字节部分的数据将成为要更新的对象。bw0对应于lsb一端(dq0~dq7及dp0),bw3对应于msb一端(dq24~dq31及dp3)。 3. gw(globl