DS21554
1000
QFP/1016+
原装现货
DS21554LB+
20000
QFP10/22+
公司新到进口原装现货假一赔十
DS21554LB
5800
QFP/2024+
全新原装,现货热卖
DS21554L
3201
LQFP100/20+
现货+库存优势出
DS21554
-
-/4
-
DS21554
20000
QFP/23+
只做原装公司现货,假一罚万
DS21554
3463
TQFP100/23+
23+
DS21554
8913
TQFP100/23+
柒号芯城,离原厂的距离只有0.07公分
DS21554
698
PLCC28/23+
假一罚万,全新原装库存现货,可长期订货
DS21554
9200
QFP/23+
只做原装更多数量在途订单
DS21554
10000
SOT238/21+
原厂原装优势出货,全网最优惠价格
DS21554
7600
TQFP/22+
原装
DS21554
4563
BGAQFP/2020+
全新原装,优势品牌,有意请来电或QQ联系
DS21554
3000
QFP100/20+
原装正品
DS21554
6000
TQFP/22+
专注电子元件十年,只做原装现货
DS21554
5000
QFP/22+
一站式配单,只做原装
DS21554
3000
QFP/N/A
原装正品热卖,价格优势
DS21554
159000
NEW/NEW
一级代理正品保证
DS21554
3324
QFP/20+
专营品牌质保一年
1 引言 电信网和因特网是两大网络系统,必然存在两个网络数据或信息的互通问题,例如:voip、混合视频会议等新业务。e1接口和以太网接口分别是电信网和因特网使用最为普遍的接入端口,设计一个嵌入式网关设备,通过这两种端口将两大网络连接起来就显得尤为迫切、重要。本文介绍的at91rm9200处理器处理能力强、接口丰富,内部集成了同步串口和以太网接口,是嵌入式小型网关控制器的理想选择。 2 at91rm9200和ds21554 at91rm9200内部集成了一个arm920t—arm thumb处理器,在180 mhz时钟时运行速度高达200 mi/s;内部有16 kb的数据cache、16 kb指令cache、写缓冲区、全功能的mmu(存储器管理单元);片内带有调试通道的仿真器、16 kb的sram和128 kb的rom,支持sdram、sram、burst flash,无缝连接compactflashtm,smartmediatm和nand flash;增强型的时钟产生器和电源管理控制器,包括周期性中断、看门狗和带有报警中断的实时时钟;带有8个优先级、可单个屏蔽中断源、7个外部中断源和一个
的检测、分析等功能,而且图形化界面友好、操作方便,具有优良的开放性、可扩展性和可维护性。 参考文献 [1]刘君华,贾惠芹.虚拟仪器图形化编程语言labview教程[m].西安:西安电子科技大学出版社,2001.[2]姚雁南,薛钧义.微型计算机原理[m].西安:西安电子科技大学出版社,1998.[3]陕西硅谷通信.sgt-1bt 2m 传输性能分析仪[db].http://www.china-guigu.com,2002.[4]dallas semiconductor.ds21354 and ds21554 e1single chip transceivers(sct)[db].http://www.dalsemi.com,2002.
形化界面友好、操作方便,具有优良的开放性、可扩展性和可维护性。 参考文献 [1]刘君华,贾惠芹.虚拟仪器图形化编程语言labview教程[m].西安:西安电子科技大学出版社,2001. [2]姚雁南,薛钧义.微型计算机原理[m].西安:西安电子科技大学出版社,1998. [3]陕西硅谷通信.sgt-1bt 2m 传输性能分析仪[db].http://www.china-guigu.com,2002. [4]dallas semiconductor.ds21354 and ds21554 e1single chip transceivers(sct)[db].
ds21554控制问题,e1问题请教ds21554如何用51单片机控制我的邮箱:cb197600@sina.com
求助! 用过ds2154/554的大侠帮看一下图和程序图贴不上,哪位能帮一下这是ds21554的初始化程序希望得到成侦的e1 tssync,rsync是由2m产生符合时序的8k同步信号,使用收发弹存.现在的现象是从tring ttip上输出的信号幅度只有1v左右且不是hdb3码型而是方波,断开变压器也一样. 调了一天资料已看多遍.实在看不出程序还应改哪.void rst21554(){ ccr5=0x00; delayms(50); //延时50毫秒 ccr5=0xe0; delayms(50); ////延时50毫秒 ccr6=0x20; ccr6=0x23;}void ini21554(){ uchar i; sr1=0; sr2=0; rir=0; rcr1=0x20; //rsync is an input rcr2=0x06; //enable receive-side elastic store rsysclk is 2.048mhz tcr1=0xa8;