226
BGA/23+
原装现货,高端渠道
75
BGA/23+
渠道商,有货,原厂原装,带COC
75
BGA/23+
渠道商,有货,原厂原装,带COC
269
20+/BGA
主营XILINX--ALTERA军工院所合格供应方
EP1S20F484C5N
165
BGA/23+
渠道商,有货,原厂原装
EP1S20F484C5N
3000
BGA/2021+
全新原装假一赔十
EP1S20F484C5N
846
BGA/21+
xilinx嵌入式分銷商
EP1S20F484C5N
4000
BGA/2023+
原装原厂代理 可免费送样品
EP1S20F484C5
269
BGA/20+
进口原装
EP1S20F484C5N
76
BGA/23+
原装现货,高端渠道
EP1S20F484C5N
280
BGA/18+
原装正现-稳定供应
EP1S20F484C5
1
BGA/23+
手机号码198-4820-2641
EP1S20F484C5
10000
-/22+
只做原装假一赔十为客户做到零风险
EP1S20F484C5
10000
BGA/22+
原装现货
EP1S20F484C5
7300
484FBGA23x23/22+
行业十年,价格超越代理, 支持权威机构检测
EP1S20F484C5
4500
ALTERA/23+
终端可以免费供样,支持BOM配单
EP1S20F484C5
5023
-/2021+
原装优势库存 特价支持 价优质美
EP1S20F484C5
5660
BGA/23+
原装,提供一站式配单服务
EP1S20F484C5
21800
TSSOP/23+
现货库存,如实报货,价格优势,一站式配套服务
EP1S20F484C5
32
BGA484/20+
全新原包装原装进口
此时将所有256个状态节点的路径度量值均减去16,这样就解决了溢出问题。根据各状态的路径度量值的最高比特位是0还是1就可判断其值是否大于等于16。 2.3 译码输出单元 本设计译码输出单元采取截短译码算法。即译码到达一定深度时,就开始输出译码结果。该译码深度一般应不小于5倍卷积码的约束长度。本设计中译码深度取为45。译码输出采用任意状态判决准则。每个时刻将全0状态的幸存路径的最高比特位移出作为译码器输出。采用任意状态判决准则能降低硬件的复杂度。 3 仿真结果及分析 采用ep1s20f484c5作为目标器件,将译码器用quartus2自带的编译器编译综合后的结果显示:该译码器共占用了14226个逻辑单元le,译码器的最高工作频率可达102mhz,其输出时延为47个时钟周期。文献[13]采用ram作为幸存路径的存储主体实现的(2,1,8)卷积码译码器,采用apexep20k200作为目标芯片时,共使用了2200个逻辑单元,和16块ram,译码器最高仅可支持40mhz的时钟,完成一步约束长度为9(256状态)的加、比、选操作需要132个时钟周期。内部的最高译码速度仅可达588kb/s。因此