IDT70261S25PFI
8000
QFP/22+
原装现货
IDT70261-S25PF
100000
-/21+
只做原装
IDT70261S20PF
138
QFP/14+
-
IDT70261
20000
N/A/19+
原装正品热卖,价格优势
IDT70261
87909
-/23+
-
IDT70261
68500
QFP/2022+
一级代理,原装正品假一罚十价格优势长期供货
IDT70261
9000
QFP/19+
只做原装正品假一赔十为客户做到零风险
IDT70261
252
-/2021
2021
IDT70261
12700
-/22+
诚信合作 一站配齐
IDT70261
210000
-/2035+
-
IDT70261
68900
SQFP100/-
原包原标签100%进口原装常备现货
IDT70261
162
SQFP100/19+
只做原装 可开13%发票
IDT70261
10000
QFP/22+
终端可以免费供样,支持BOM配单
IDT70261
10000
QFP/22+
只做原装假一赔十为客户做到零风险
IDT70261
20546
SQFP100/22+
原厂原装现货
IDT70261
16020
SQFP100/-
20年配单 只求现货匹配
IDT70261
745000
NEW/NEW
一级代理正品保证
IDT70261
56562
-/21+
原厂渠道,现货配单13312978220
IDT70261
9577
/-
-
idt70261在dsp高速实时通信中的应用 盛惠兴,谢大权 (河海大学计算机及信息工程学院 江苏常州 213022) 虽然dsp的功能日益强大,但在很多的场合仍需多个dsp串行工作或并行工作。例如:在一些场合中需要利用cpu的控制能力强的特点来完成控制和人机接口;在一些实时控制的场合,实时算法经常需要由几处dsp串行或并行的工作,以提高系统的运行速度和实时性。如何在两个处理器之间进行高速可靠的信息传输,就成为构建高速实时系统的关键问题。目前,嵌入式控制系统正朝着高智能化、高实时性方向发展,在高速数据采集和处理场合,随着采样数据量的增大和信息处理任务的增加,对数据传送的要求也越来越高,在系统或模块间如果没有能够高速传送数据的接口,则会遭遇数据传送的速度瓶颈问题,从而影响整个系统对数据的处理能力。利用高性能的双口ram能够方便的构成各种高速数
摘 要:通过使用idt70261 双端口ram 实现了arm 与tms320c6211 dsp 之间的高速实时数据通信,给出了双端口ram 与tms320c6211 和arm 的硬件连接图和arm 驱动编写细节。 后pc 时代,由于网络技术和集成电路技术的迅速发展,利用嵌入式系统进行数字信号处理与传输成为可能。在arm 和dsp 构成的双处理器系统中,嵌入式作为主设备,主要完成数据处理、存储与网络传输工作,而dsp 作为从设备需要负责复杂的算法实现。 在此高速数据采集和处理系统中,随着采样数据量的增大和处理任务的增加,对数据的传送要求越来越高,如果在两个系统端口之间没有能够高速传送数据的接口,将会造成数据传送的阻塞,严重影响系统的实时性与处理数据的能力,因此此系统设计的重点之一是主从设备之间的数据通信。本文介绍用双端口ramidt70261 完成tms320c6211dsp 与嵌入式arm920t之间的数据通信。 1 idt70261双端口ram功能简介 idt70261 是美国idt 公司生产的高速16k×16 的双端口sram,其典型功耗为750mw,它具有两个等级的存
和ldlll7 s12可分别得到1.8 v和1.2 v电压,供不同的器件使用。 2.2 pci接口电路 pci接口电路的主要功能是提供pc和塔康视频信号产生电路进行信息交互的通道。选用plx公司的pci9054器件,该器件符合pci本地总线规范2.2版,突发传输速率可达到132 mb/s,本地总线支持复用/非复用的32位地址/数据,支持主模式、从模式以及dma传输方式。该器件可靠性高,易于开发,满足系统的要求。 pci9054通过引导eeprom进行配置,其与串行eeprom(idt70261)的接口电路如图2所示。pci9054提供4个引脚与串行idt70261相连接,它们分别是eedi,eedo,eesk,eecs,对应于idt70261的di,d0,sk,cs等4个引脚。在上电复位时,pci9054会通过eeprom中引导并对寄存器进行配置,完成命令控制和地址映射。 pci9054局部总线的接口与dsp不完全兼容,需要通过fpga实现数据的传输。因此在fpga内部构建一个双口ram,pci9054的局部数据线ld[15..0]、局部地址线la[14..0]与fpga直
部有6种可编程的fifo,以实现零等待突发传输及本地总线和pci总线之间的异步操作;支持主模式、从模式、dma传输方式,因其强大的功能可应用于适配卡和嵌入式系统中。但由于dsp没有提供直接与pci 9054接口的引脚,故采用双口ram作数据缓冲,其优点是不必改造pci产生信号以适应dsp的要求。时序配置上较为容易。同时,分开设置的输出输入通道,也方便了用户的应用。 dsp1与eprom, 双口ram,及cpld连接如图3: 双口ram采用idt70261,它是由美国idt公司生产的高速16kx16带有中断的双端口sram。它采用100—pmtqfp封装,典型功耗为750mw,最大存取时间有两个等级:商业级有15/20/25/35/55ns(max),工业级有20/25/35/55ns(max)。它具有如下特点: (1)有两套完全独立的控制线,地址线和i/o线,允许两个独立的系统同时对双端口存储器进行访问。 (2)具有完全独立的忙逻辑,可以保证两个系统对同一单元进行读写操作的正确性。 (3)中断逻辑允许cpu通过端口直接进行通信,标识器逻辑允许两
054之间需要可编程逻辑器件进行逻辑转换。出于对研制周期的考虑,采用一种较为简便的通信方式:在dsp与pci桥间插入一个双口ram,双口ram一端的地址数据线接isi101s,另一端的地址数据线接pci9054。通过双口ram转换数据,并作为公共访问缓冲区。这样,pci桥与dsp之间的访问成为间接,可以大大削弹对pci的时序要求,dsp与pci之间只需少量的信号通过cpld来实现逻辑转换,而无需总线仲裁,这种方式的时序简单,控制信号较少,dsp与cpld编程简单,应用更为方便。双口ram的型号为idt70261,容量为16k×16bit。 pci9054的工作方式为从模式,驱动方为pc,数字信号处理机作为local端的主机,中间由公用的双口ram进行读写操作。在时序上,只需几个简单的控制信号进行握手即可实现双向数据传输。由pc主动发出读写命令,可根据需要实现单字节读写,在大多数系统中,这种方式已经满足要求。具体的接口电路如图2所示。 pic9054局部总线侧的信号功能如下所述。 lhold:总线请求信号,由pci9054驱动,高电平有效,有效时表明其正在使用本地总线。 lholda:总线请求应
om接口,本地总线时钟可和pci时钟异步。pc9054内部有6种可编程的fifo,以实现零等待突发传输及本地总线和pci总线之间的异步操作;支持主模式、从模式、dma传输方式,因其强大的功能可应用于适配卡和嵌入式系统中。但由于dsp没有提供直接与pci 9054接口的引脚,故采用双口ram作数据缓冲,其优点是不必改造pci产生信号以适应dsp的要求。时序配置上较为容易。同时,分开设置的输出输入通道,也方便了用户的应用。 dsp1与eprom,双口ram,及cpld连接如图3: 双口ram采用idt70261,它是由美国idt公司生产的高速16kx16带有中断的双端口sram。它采用100—pmtqfp封装,典型功耗为750mw,最大存取时间有两个等级:商业级有15/20/25/35/55ns(max),工业级有20/25/35/55ns(max)。它具有如下特点: (1)有两套完全独立的控制线,地址线和i/o线,允许两个独立的系统同时对双端口存储器进行访问。 (2)具有完全独立的忙逻辑,可以保证两个系统对同一单元进行读写操作的正确性。 (3)中断逻辑允许cpu通过端口直接进行通信,标识器逻辑允许两