设计适合连续转换。由于不需要微型控制器,因此简化了adc接口。许多新型adc提供了可降低功耗、节省空间,并简化微型控制器接口的方案。max1286便是具备这些特点的adc,这一双通道12位adc采用8引脚sot23封装。 控制逻辑电路需要串行输出adc,但是,如果带有其它逻辑电路,如并行-串行移位寄存器,那么也可以使用并行输出adc。满足设计要求,具备更高采样率的adc是max1304,它是高速、12位、多路、同时采样adc,并行输出。 为实现精确测量,可以使用分辨率更高的sar adc,如max1069 (14位)或max1169 (16位)。这些多路adc具有较高的直流精度(±1 lsb的inl和dnl)、较大的动态范围(90db的snr),以及可选的i2c、spi或并行接口。 为进行原型设计和基本验证,本设计使用了两片max176 adc。max176采用dip封装,易于在面包板上测试。adc包括内部采样/保持电路,0.4μs 采集时间、内部基准、3.5μs (最大)转换时间以及低至148mw的功耗。 总结该设计开发了一个硬件连接的fsk控制回路,工作在连续模式下,以有限的延迟时间发
高速I2C兼容的串行接口;400kHz的快速模式;1.7MHz高速模式;单+4.75~+5.25V电源;+2.7~+5.5V可调逻辑水平;+4.096V内部参考;外部参考:1~AVDD;4MHz内部转换时钟;58.6kSPS采样率;在转换之间自动关机;低功率:在58.6kSPS时5.0mW在50kSPS时4.2mW在10kSPS时2.0mW在1kSPS时0.23mW在关机时3μW;小型14引脚TSSOP封装