PLL 滤波器阻止不需要的频率
出处:维库电子市场网 发布于:2023-03-25 14:49:26
您经常需要屏蔽特定频率的信号;在这些频率中,50 或 60 赫兹的线路频率是常见的。您可以使用图 1中的 PLL 陷波滤波器 来阻止不需要的频率。IC 1是一个 LM567C,是一个音调解码器。组件 C 1、R 1A和 R 1B 决定了 IC 1 检测到的频率 F:F=1/[C 1 ( R 1A +R 1B )]。当您将频率 F 馈送到 IC 1的引脚 3时,输出引脚 8 变低,因为 IC 1中的输出晶体管 已饱和。
LM567 解码器包含一个同相和正交检测器,由一个 VCO(压控振荡器)驱动。VCO决定解码器的中心频率。解码器的带宽为,其中 V 是均方根输入电压,C 2 是以微法为单位的电容。带宽是频率的百分比。
音调解码器的输出连接到 IC 2 的控制引脚,即引脚 13,IC 2是一个 CD4066 四边形开关。输入电压连接到 CD4066 的输入引脚,引脚 1。该信号控制开关。CD4066 开关在控制引脚处于逻辑 one 高电平时闭合或导通,在控制引脚处于逻辑 0 低电平时打开或关闭。当 IC 1 检测到不需要的频率(在本例中为 60 Hz)时,IC 1的引脚 8 以及 IC 2的引脚 13 变为低电平。该动作会打开开关,从而阻止具有不需要频率的信号(图 2)。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 信号与系统分析简介2024/4/16 17:03:33
- 使用逻辑信号、交流耦合和接地栅极驱动 CMOS 图腾柱2024/4/10 16:54:32
- 什么是射频?什么是射频信号?2024/4/7 17:53:28
- 探索光耦合器替代方案2024/3/29 17:04:49
- 了解ICA算法的概念、本质和流程2024/3/20 17:19:23