带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
-
BGA/07+
-
带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
2265
BGA/2101+
全新原装现货库存 询价请加 有其他型号也可咨询
5620
BGA/23+
国企优质供应商 军*工*认证 公司现货
EP2C35F484C8
913
1975/20+
专注军工军航事业,进口原装
EP2C35F484C8N
2865
BGA/1608+
特价特价全新原装现货
EP2C35F484C8N
206
-/1219+
原装另高价收购
EP2C35F484C8N
9450
BGA484/2021+
原装现货。
EP2C35F484C8N
6000
BGA/23+
原装现货,量大可发货
EP2C35F484C8N
25950
BGA/17+
代理库存,大量现货,只有原装,假一赔万
EP2C35F484C8N
1208
QFP484/21+
现货+库存优势出
EP2C35F484C8N
1
BGA/17+
xilinx嵌入式分銷商
EP2C35F484C8N
5800
-/2024+
全新原装,现货热卖
EP2C35F484C8
3000
-/-
原装现货2小时发货终端支持账期
EP2C35F484C8N
21
BGA/12+
全新原装现货
EP2C35F484C8N
2600
BGA/23+
热卖全新原装现货特价长期供应欢迎来电
EP2C35F484C8N
245
BGA/12+
FPGA 全新低价 当天发货
EP2C35F484C8
2
-/22+
原装现货 实单可谈
EP2C35F484C8N
1000
BGA/22+
全新原装现货
EP2C35F484C8N
125
BGA/15/16+
原装/工厂库存保质360天
EP2C35F484C8
1120
BGA/21+
进口原包装原盒
采用cetc公司推出的声表滤波器lbl40ds13。其中心频率为140mhz,3db抑制带宽为16.9mhz,40db抑制带宽为21.2mhz,插损典型值为9db,滤波器传输时延为1.02微秒。 a/d转换器采用ad公司的ad6644,它的最高采样率可达65msps,分辨率为14位。在本系统中,它直接对中心频率140mhz、"整体带宽"15mhz的中频信号进行带通采样,采样时钟取61mhz,采样后的信号中频为18mhz,信号速率为61msps。 fpga采用altera公司的ep2c35f484c8,它内部含有33 216个逻辑单元,用户最大可定义的i/o管脚为322个。在本系统中,fpga主要对a/d采样后的14位低中频信号进行滤波处理,然后输出16位数字信号给d/a转换器。 单片机采用atmel公司推出的at89c51ed2系列,在本系统中用来配置dac5687和fpga。 d/a转换器采用美国ti公司推出的带有上变频功能的dac5687,其主要作用是对信号进行上变频和d/a转换。 2 dac5687的具体应用 2.1 工作模式 根据dac5687内部
平稳下来。 (3)系统平稳下来后,再增加kp使系统微微振荡起来,然后再减小kd使系统平稳下来。如此反复下去,直到kp和kd都不能变化时为止。 (4)把kp的值适当减小一点,加入积分控制环节,慢慢增加ki的值,直到稳态误差在可接受的范围内。 (5)为了使系统更可靠和稳定,保证鲁棒性。最后还要把kp、kd、ki的值都适当减小,再根据经验做一些相应的调整。 3 系统仿真分析 3.1 仿真结果 本设计使用vhdl语言进行设计,以quartus软件为设计平台,用cycloneii ep2c35f484c8 器件完成设计。 vhdl主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,vhdl的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。vhdl的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是vhdl系
量化;运用modelsim进行仿真;用quartusⅱ进行综合。 根据verilog编程,modelsim仿真如图1所示。 输入的矩阵是[140,-1,-6,7,-19,-39,7,-92,22,17,8,31,-27,-32,-59,-21],最后量化的结果为[17,0,-1,0,-1,-2,0,-5,3,1,1,2,-2,-1,-5,-1]。由此可知,这与iain e.g.richardson给出的结果相符合。所用的开发板是红色飓风第三代开发板,fpga芯片是altra ep2c35f484c8。从综合后的报告可以看出,消耗的资源不到1%,如图2所示。综合后的rtl图如图3所示。 4结 语 介绍了h.264的量化算法,并用modelsim进行了仿真,结果与理论完全一致。分析了在fpga开发板上的资源的消耗。由此可知,完全可以用fpga实现h.264的量化。 来源:xinxin