14.318MHZ
9000
SMD4/22+
原厂渠道,现货配单
14.318M 49SMD
8000
-/-
原厂/代理渠道 15年的从业经验质量有保障
14.318M
6500
03+/23+
只做原装现货
14.318M
6500
03+/23+
只做原装现货
14.318M
80000
-/23+
原装现货
14.318M
6500
DIP8/2022+
一级代理,原装正品假一罚十价格优势长期供货
14.318M
6500
03+/21+
原装正品
14.318M
6500
03+/23+
只做原装现货
14.318M
5000
DIP/23+
专注配单,只做原装进口现货
14.318M
80000
-/23+
原装现货
14.318M
6500
03+/21+
原装正品
14.318M
6500
03+/23+
只做原装现货
14.318M
5000
DIP/23+
专注配单,只做原装进口现货
14.318M
5000
DIP/23+
专注配单,只做原装进口现货
14.318M
6500
03+/21+
原装正品
14.318M
2000
DIP8/11+
原装正品,现货库存
14.318M
900
DIP8/0+
大量八脚与光耦欢迎批发跟咨询
14.318M
410
-/-
-
14.318M
50
DIP8/-
散新现货无单勿扰
14.318M
6000
DIP8/17+
原装正品/假一罚十
关于频率发生器(frequency timing generator)的问题请教各位前辈:我在分析一块pc/104主板(seco m570 with via eden esp6000)的时候遇到一个问题,板子上有个频率发生器(frequency timing generator)以一个14.318m的晶振作为时钟输入信号,然后再产生cpu需要的时钟信号。我查了晶振和频率发生器的datasheet,得到下面的数据:晶振:频率误差(frequency tolerance):50ppm(part-per-million),也就是千万分之五。频率发生器:周期波动(cpu cycle-to-cycle jitter):250 ps。能否由这两个参数计算出cpu输入时钟信号误差呢?应该如何计算?我不了解频率发生器的具体工作原理,还请大家多多指教!板上采用的晶振:siward 14.3m频率发生器:cypress w211bh另外小弟还有一点困惑:刚才提到的频率发生器最高只能输出200m的时钟,而cpu的频率是600m,这个频率转换是在cpu内部完成的吗?如果不是,又是怎么实现的呢?晚辈问题问多了点,问题里面可能