18
SOP3.9mm/22+
原装现货,实单支持
74HC157D
15500
SOP8/21+
原厂渠道 原装现货 超低价格
74HC157D
954
9540+/SOP3.9
国际现货 十佳分销商
74HC157D
2500
SOP16/13
原装正品现货
74HC157AP
8000
PDIP/22+
原装现货
74HC157D
3000
SOP/22+
质量保证,只做原装
74HC157AF
5424
5.2mm/02/03+
原装 部分现货量大期货
74HC157D
30000
SOP16/22+
中微一级代理最全国产逻辑IC技术支持完美替代样品可供
74HC157D
125
SOP/22+
原装进口ON专卖店
74HC157D
8160
SOP/22+
诚信、创新、和谐、共赢
74HC157D
455
SOP16/16+
泽芯微售出每颗芯片只能是原装83227865
74HC157D,653
5000
SOP/22+
原装现货市场价格优
74HC157D
4500
SO16/09+
全新原装,柜台现货,欢迎致电
74HC157D
30065
SOP3.9MM/13+
进口原装
74HC157
7
SOP5.2/90+
ISCP会员说一不二
74HC157
4800
TSSOP16/23+
只做原装进口现货,专注配单
74HC157
46275
SOP3.9/18+
原装优势库存,有意请来电或QQ联系
为127位的m序列的不可约多项式的一致。 例如,周期为63位的m序列,本原多项式为:f (x) = x +x + 1,电路原理图如图2所示。周期为127位的m序列本原多项式和电路与其类似,这里不再赘述。 4.2 cpld扩频部分的内部逻辑 其中模块74hc164构成串入并出移位寄存器,并与74hc86模块和模块nor6、nor8构成63位和127位的m序列。 6.4512m的时钟信号分为两路,一路作为63位pn码的时钟推动pn码产生器工作,另一路送主、副选择电路模块74hc157。 63位pn码使用了6位的移位寄存器,在一个周期内,全“1”状态出现一次,当全“1”出现时,把移位模块的并行输出(6位)送模块74hc30,将检测到一个全“1”脉冲,该脉冲对6.4512m进行63频,频率为102.4k。 该102.4k的信号也分为两路,一路102.4k与6.4512m的时钟信号一起送模块157,当通道选择信号选择主通道工作时,选择6.4512m的信号作为127位的pn码产生器的时钟;当通道选择信号选择副通道工作时,选择102.4k的信号作为127位的pn码产生
1、80c196等单片机无法比拟的,并能充分利用大量的pc平台软件。本解决方案已在家庭电子证券产品中采用,获得了良好的经济效益和社会效益。 掌握cpld技术和vhdl语言设计技巧是提升产品技术含量的重要途径。上述cpld还留在一些引脚和内部资源未使用,只要设计者将vhdl源代码稍微作一些修改,就可以用这些引脚控制新增加的dram,提供总线准备输出信号或dma响应信号。 如果采用引脚数和宏单元较多的xc9672或xc95108cpld,就可以将d触发器(74hc74)、多路地址切换器(74hc157)、数据收发器(74hc245)和地址总线锁存器(74hc373)等其它分立逻辑器件的功能全部集成到cpld中,这样系统集成度和可靠性将更加提高。参考文献:[1]. 80c186xl datasheet http://www.dzsc.com/datasheet/80c186xl_103667.html.[2]. cpld datasheet http://www.dzsc.com/datasheet/cpld_1136600.html.[3]. 80c31 datasheet http://w
1、80c196等单片机无法比拟的,并能充分利用大量的pc平台软件。本解决方案已在家庭电子证券产品中采用,获得了良好的经济效益和社会效益。 掌握cpld技术和vhdl语言设计技巧是提升产品技术含量的重要途径。上述cpld还留在一些引脚和内部资源未使用,只要设计者将vhdl源代码稍微作一些修改,就可以用这些引脚控制新增加的dram,提供总线准备输出信号或dma响应信号。 如果采用引脚数和宏单元较多的xc9672或xc95108cpld,就可以将d触发器(74hc74)、多路地址切换器(74hc157)、数据收发器(74hc245)和地址总线锁存器(74hc373)等其它分立逻辑器件的功能全部集成到cpld中,这样系统集成度和可靠性将更加提高。 参考文献:[1]. cpld datasheet http://www.dzsc.com/datasheet/cpld_1136600.html.[2]. 80c186xl datasheet http://www.dzsc.com/datasheet/80c186xl_103667.html.[3]. 80c31 datasheet http:/
1、80c196等单片机无法比拟的,并能充分利用大量的pc平台软件。本解决方案已在家庭电子证券产品中采用,获得了良好的经济效益和社会效益。 掌握cpld技术和vhdl语言设计技巧是提升产品技术含量的重要途径。上述cpld还留在一些引脚和内部资源未使用,只要设计者将vhdl源代码稍微作一些修改,就可以用这些引脚控制新增加的dram,提供总线准备输出信号或dma响应信号。 如果采用引脚数和宏单元较多的xc9672或xc95108cpld,就可以将d触发器(74hc74)、多路地址切换器(74hc157)、数据收发器(74hc245)和地址总线锁存器(74hc373)等其它分立逻辑器件的功能全部集成到cpld中,这样系统集成度和可靠性将更加提高。 来源:零八我的爱
寄存器前,必须先用要时钟分频值去除原先设置在刷新间隔寄存器的值,来重新设置寄存器。 四、结语 现在dram、cpld的价格非常低,这样设计者有机会在嵌入式计算机系统设计中考虑采用dram.80c186xl嵌入式微处理器广泛应用于嵌入式计算机、程控通信和工业控制系统中,具有良好的性价比,其性能和功能是80c31、80c196等单片机无法比拟的,并能充分利用大量的pc平台软件。如果采用引脚数和宏单元较多的xc9672或xc95108cpld,就可以将d触发器(74hc74)、多路地址切换器(74hc157)、数据收发器(74hc245)和地址总线锁存器(74hc373)等其它分立逻辑器件的功能全部集成到cpld中,这样系统集成度和可靠性将更加提高。本解决方案已在家庭电子证券产品中采用,获得了良好的经济效益和社会效益。 来源:qick
用74hc157扩展串口会串码问题请教大虾!!我用74hc157扩展89c52的串口,扩展两个。用max232。要求89c52与第一个串口通信时,第二个串口不能出数据;反之89c52与第二个串口通信时,第一个串口不能出数据。现在出现的情况是89c52与第一个串口通信时,我用软件监测第二串口会出现一些杂乱的数据。用手碰一下157的管脚,就不会出现,但过一会,第二串口又会出现一些杂乱的数据。请问大家有遇到过这种情况吗?
用过74hc157的朋友进来帮个忙157 的15脚门控接地,a/b脚用单片机引脚置低,给2脚输入一定频率的方波,在对应的输出脚4脚上却没有输出这是为什么呢?当a/b脚用单片机引脚置高,给3脚输入一定频率的方波,在对应的输出引脚4脚上却没有波形输出,但在7脚上却有,给6脚输入,4脚有波形输出,正好反了.是什么原因造成的呢,还是片子本身有问题?请大家帮帮忙,谢谢
俺用74hc157扩过
数据选择器是比较规范的用法注意选原码输出型的,如2选1的74hc157,4选1的74hc153,8选1的74hc151等均可使用。
,否则就会出现不稳定现象,就是我现在的这种情况。他说要么就换用双串口的cpu,要么就使用数据选择器。于时我就加了数据选择器,如下图2:../uploadfile/200705141359133389.jpg常态下:p3.4=1,当需要mcu与dsp通信时p3.4=0。现在的问题是:第2路与第3路正常,即:mcu_txd与pc_rxd以及mcu_txd与dsp_rxd正常,pc和dsp都可以收到mcu发送的数据,可以pc和dsp反回到mcu的数据却是接收不到。图中画是的74ls157,实际采用的是74hc157,我查了一下发现ls和hc型vol,voh,vil,vih是不同的。不知是不是这个原因造成的,这算不算电平不匹配呢,但hc157是lsttl,应该还是属于ttl的吧,高手请指点一下。