ADV7181BBSTZ
100
QFP64/13+
现货
ADV7181BBST
28998
QFP64/20+
全新原装进口现货热卖,价格优势
ADV7181BCPCZ
10
//0503+
支持实单原装现货
ADV7181BBSTZ
9
QFP/12+
-
ADV7181B
4800
SMD/23+
只做原装进口现货,专注配单
ADV7181B
5000
QFP64/23+
诚信为本,品质至上,只做原装
ADV7181B
30000
21+/-
原装正品优势,现货供应价优支持配单
ADV7181B
5000
QFP64/24+
华为超级供应商,7*24小时技术支持,一站式服务
ADV7181B
21403
QFP64/23+
原装现货,长期供应
ADV7181B
60701
QFP64/24+
深圳原装现货,可看货可提供拍照
ADV7181B
5000
QFP64/24+
房间现货,诚信经营,提供BOM配单服务
ADV7181B
12260
QFP64/23+
高品质 优选好芯
ADV7181B
5000
QFP64/22+
原厂渠道可追溯,精益求精只做原装
ADV7181B
5000
QFP64/22+
宽宏博大,通达天下
ADV7181B
5000
QFP64/23+
原装库存,提供优质服务
ADV7181B
5000
QFP64/23+
优势产品大量库存原装现货
ADV7181B
25000
SMD/22+
只有原装原装,支持BOM配单
ADV7181B
8700
QFP64/2023+
原装现货
ADV7181B
51300
QFP64/24+
原装现货,可提供订货服务
了fpga灵活可编程与片上niosii软核处理器的用户可配置等特点。在实现某功能时,通过在niosii处理器下编写c程序运行,也可以使用硬件模块来加速。本系统综合两种实现思路,采用高性价比的cyclone ii ep2c35系列fpga实现,系统总体结构如图2所示。 图2 系统总体结构框图 整个系统由低到高分为三个层次:条码识别的硬件平台、μc/osii操作系统、条码译码核心算法。最底层硬件平台采用altera公司的cylone ii ep2c35与adi公司的视频解码芯片adv7181b,具有8 mb的flash存储器,1 mb的sram等外设;中间层μc/osii操作系统提供任务调度和设备驱动,以及提供各种中断来实现对外界请求的响应,如模式切换、lcm显示、射频传送等,有效地提高了系统运行速率;最顶层条码译码核心算法包括了对条码图像的预处理和对译码数据的rs纠错,采用c语言在niosii的集成开发环境中(ide)实现。 1.1 系统硬件结构 系统通过配置视频采集芯片adv7181b,通过图像采集子系统将ccd采集到的条码数据存储在sram中后,产生硬件中断,处理
dv7l8lb完成模拟视频解码处理,完成cvbs等模拟视频信号到ycrcb数字信号的转换,用硬件描述语言(vhdl)设计视频数据采集模块ip核,来实现前端的视频数据采集。由于采集的视频数据是海量数据,这给存储和传输都带来了很大的不便,需要对视频数据进行预处理,以降低数据量,系统采用vhdl设计相应的视频数据处理模块ip核。整个系统的框图如图l所示。 2 视频图像采集处理模块设计 采集模块是整个系统非常重要的组成部分,采集质量的好坏将直接影响整个系统的识别效果。本系统视频a/d转换器选用adv7181b,它能够自动检测和转化标准的ntsc、pal和secam制的模拟电视基带复合信号,输出4:2:2的符合itu-r656(国际电信联盟的视频标准)标准的16位/8位复合视频数据,支持6路模拟视频信号的输入。adv7l81b通过i2c总线实现配置,同时能输出行、场同步信号。adv718lb输出的数字视频数据通过8位总线tddata传输给fpga。fpga经视频解码模块在视频数据中识别出有效数据,再根据系统对图像精度的要求进行处理,生成三种数据图像,fpga(field-programmable ga
工业现场因为环境复杂,实时性要求高,常常需要对一处或多处重要位置同时进行监控,且能够在需要时切换其中一幅画面全屏显示。这就要求设计一种实时视频监控系统,既能够满足工业现场应用的特殊环境,具有体积小、功耗低、可定制的特点,又能够对多点进行同时采集和同屏显示以及对其中的一路进行切换。 国内现有的视频监控方案一般是采用ccd摄像头+视频解码芯片(如saa7113h/adv7181b)+fpga/cpld+dsp的模式实现,其中视频解码芯片用来对ccd摄像头采集的模拟信号进行ad转换,fpga/cpld对数据采集进行控制,dsp最终对数据进行处理。这种方法开发周期长,成本高,且可更改性差。 本文介绍的系统主要由两片altera公司的cycloneⅱ系列的ep2c8q20818和飞利浦公司的视频解码芯片saa7113h以及外存储器件sram等组成。两片fpga分别完成前端图像的采集和后端数据的处理,视频解码芯片完成模拟信号向数据信号的转换,存储器件在fpga的控制下起到数据缓存作用。 1 系统描述 系统主要分为采集模块、解码模块、数据格式转换模块、存储模块、uart模块和lcd
到不同的半导体工艺中去生产集成电路芯片。利用ip核设计电子系统,引用方便,修改基本元件的功能容易。具有复杂功能和商业价值的ip核一般具有知识产权,尽管ip核的市场活动还不规范,但是仍有许多集成电路设计公司从事ip核的设计、开发和营销工作。ip核有两种,与工艺无关的vhdl程序称为软核;具有特定电路功能的集成电路版图称为硬核。硬核一般不允许更改,利用硬核进行集成电路设计难度大,但是容易成功流片。 视频编解码ip 核主要完成的功能包含视频信号的采集、分配、存储以及色度空间的转换。模拟视频信号经过adv7181b 后变成了符合itu-r656 的yuv 数字信号,但是要对yuv 信号进行处理必须将这三路信号分开并行处理,所以需要采集分配这三路信号,这是2.1 的ip核需要实现的功能;由于模拟视频信号是隔行扫描的,但是crt 显示器是逐行扫描,如果不加处理那么必然会导致行错开,所以需要将数据进行存储,通过控制实现隔行变逐行,这是2.2 的ip 核需要实现的功能;最后经过处理的yuv 三路数字信号,需要完成色度空间的转换变成rgb 信号,这是2.3 的ip 核需要实现的功能。 2.1 yuv 信号的采集
谁用过adv7171和adv7181b初始化代码搞得我晕头转向,有哪位用过给我一份,谢谢!mybigdog@yeah.net各位路过的看官,麻烦顶一下!