MAX9010EXT+T
2500
SC706/2021+
原装现货,假一罚十
MAX9010EXT+
3856
SC706/21+
原装现货,假一赔十
MAX9010EXT+T
5000
SC706/21
原装现货,实单必成
MAX9010
8000
SOIC/2023+
原装现货,支持BOM配单
MAX9010
20000
MSOP8/2023+
17%原装.深圳送货
MAX9010
18000
SOIC/2023+
13%原装
MAX9010
8000
SOIC/2024+
原装现货,支持BOM配单
MAX9010
18000
SOIC/2023+
13%原装
MAX9010
5000
SC70/6/22+
只做原装
MAX9010
20000
SOIC/21+
-
MAX9010
20000
SOIC/22+
奥利腾只做原装正品,实单价优可谈
MAX9010
20000
SOIC/21+
-
负载、输入过驱动等因素。对于反相输入,传输延时用tpd-表示;对于同相输入,传输延时用tpd+表示。tpd+与tpd-之差称为偏差。电源电压对传输延时也有较大影响。 有些应用需要权衡比较器的速度与功耗,maxim公司针对这一问题提供了多种芯片类型供选择,其中包括从耗电800na、延迟时间为30μs的max919到耗电6μa、延迟时间为540ns的max9075;耗电600μa、延迟时间为20ns的max998到耗电11ma、延迟时间为4.5ns的max961;最近推出的max9010 (sc70封装),其延迟时间低至5ns电源电流只有900μa,为产品设计提供了更多的选择。 实际比较器 比较器通常用于比较一路输入电压和一路固定的电压基准,为满足这种应用需求,maxim将基准源与比较器集成在同一芯片内,这样不仅节省空间而且比外部基准耗电少,如,max918在全温范围内的最大消耗电流只有1.6μa (包括内部其准源)。考虑环境温度的变化和基准源的类型,集成基准源的精度一般在1%至4%。对于精度要求较高的应用,可以考虑选用max9040系列产品,其内置基准源的初始精度可以达到
成,滤波器对带外噪声抑制比约为-60db。 滤波器的输入阻抗和输出阻抗均为100ω,高于ad9830典型应用场合的50ω,同时适当调整ad9830外接的电流设置电阻使得输出电流增大。这样可以增大输出信号电压范围,提高信号摆率(slew rate),有助于降低整形后时钟信号的jitter。此外,图5中以r17和r18的中点电平作为比较器的门限,这样可以保证整形后信号的占空比为50%。3.2采样时钟设置范围的分段 为了能产生较高频率(8mhz)的采样时钟,在时钟发生电路中使用了高速比较器max9010,其传播延迟仅5ns。当dds输出信号频率较低的时候,信号在比较门限电平附近摆率过低,容易造成比较器多次翻转。虽然在后面的逻辑中采用了数字低通滤波器可以有效的去除这种干扰,但是仍然会引入jitter,使得采集系统性能劣化。 为此,在图三的结构中,比较器整形后的时钟信号又通过一个可编程分频器。根据需要的采样率分段设置dds输出频率,同时为分频器设置相应的分频比从而产生最终的采样时钟。设需要的采样时钟频率为,dds输出频率为,分频比为n,则有: 上述方案在实践中被证明是非常有效的。经过分
。 图5 低通滤波器和整形电路原理图 滤波器的输入阻抗和输出阻抗均为100ω,高于ad9830典型应用场合的50ω,同时适当调整ad9830外接的电流设置电阻使得输出电流增大。这样可以增大输出信号电压范围,提高信号摆率(slew rate),有助于降低整形后时钟信号的jitter。此外,图5中以r17和r18的中点电平作为比较器的门限,这样可以保证整形后信号的占空比为50%。 3.2采样时钟设置范围的分段 为了能产生较高频率(8mhz)的采样时钟,在时钟发生电路中使用了高速比较器max9010,其传播延迟仅5ns。当dds输出信号频率较低的时候,信号在比较门限电平附近摆率过低,容易造成比较器多次翻转。虽然在后面的逻辑中采用了数字低通滤波器可以有效的去除这种干扰,但是仍然会引入jitter,使得采集系统性能劣化。 为此,在图三的结构中,比较器整形后的时钟信号又通过一个可编程分频器。根据需要的采样率分段设置dds输出频率,同时为分频器设置相应的分频比从而产生最终的采样时钟。设需要的采样时钟频率为,dds输出频率为,分频比为n,则有: 本设计中具体的分段方法如下: 上述方案在实