特性
独立的异步输入和输出
任一方向上都可扩展
重智功能
输入和输出的状态指示
3态输出
输入电平:
对于74HC40105:CMOS电平
对于74HCT40105:TTL电平
3态输出
符合JEDEC标准JESD7A
ESD保护:
HBM JESD22-A114F超过2000 V
MM JESD22-A115-A超过200 V
多种封装选择
额定温度范围为-40 °C至+85 °C和-40 °C至+125 °C
描述
74HC40105;74HCT40105是先入先出(FIFO)“弹性”存储寄存器,可以存储16个4位字。该类器件能够用不同的移入移出速率处理输入和输出数据。其凭借该特性尤其适合用作异步系统之间的缓冲器。寄存器中的每个字位置由存储标记位的控制触发器计时。逻辑1表示该位置的数据已填充,逻辑0表示该位置存在数据空缺。控制触发器可检测前一个触发器的状态并将其状态告知后一个触发器。控制触发器处于逻辑0状态并在前一个触发器中看到逻辑1时,会产生一个时钟脉冲。时钟脉冲将数据从前四个数据锁存器传输到其自己的四个数据锁存器并将前一个触发器重置为逻辑0。个和一个控制触发器具有已缓存的输出。所有空位会将連動发送到输入端,而所有有效数据则漣波传送进位到输出端。因此,个控制触发器(数据输入就绪输出 - DIR)的状态指示的是FIFO是否已满。一个触发器(数据输出就绪输出 - DOR)的状态指示的是FIFO是否包含数据。由于最早的数据已从数据堆栈底部(输出端)删除,之后输入的所有数据将自动行漣波传送进位到输出。输入包括钳位二极管,能够使用限流电阻使输入与高于VCC的电压接合。