LP62E16128A-T Datasheet

  • LP62E16128A-T

  • 128K X 16 BIT LOW VOLTAGE CMOS SRAM

  • 210.74KB

  • 15页

  • AMICC

扫码查看芯片数据手册

上传产品规格书

PDF预览

LP62E16128A-T Series
Timing Waveforms
Read Cycle 1
(1, 2, 4)
t
RC
Address
t
AA
t
OH
t
OH
D
OUT
Read Cycle 2
(1, 2, 3)
t
RC
Address
t
AA
CE
t
ACE
t
CLZ
5
t
CHZ
5
HB, LB
t
BE
t
BLZ
5
t
BHZ
5
OE
t
OHZ
5
t
OE
t
OLZ
5
D
OUT
Notes:
1.
WE
is high for Read Cycle.
2. Device is continuously enabled CE = V
IL
, HB = V
IL
and, or LB = V
IL
.
3. Address valid prior to or coincident with CE and ( HB and, or LB ) transition low.
4.
OE
= V
IL
.
5. Transition is measured
500mV from steady state. This parameter is sampled and not 100% tested.
(December, 2003, Version 1.3)
8
AMIC Technology, Corp.

LP62E16128A-T相关型号PDF文件下载

您可能感兴趣的PDF文件资料

热门IC型号推荐

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:

0571-85317607

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈
返回顶部

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!