49.9K ,0402
10000
-/-
呆滞料清仓特价
49.9K 1% 0402
2000
-/-
-
49.9K
5000
-/21+
诚信经营...品质保证..价格优势...可提供一站式配套
49.9K
65286
-/21+
全新原装现货,长期供应,免费送样
49.9K
8680000
1206/1808+
原装正品,亚太区混合型电子元器件分销
49.9K
41101
805/-
大量现货,提供一站式配单服务
49.9K
23817
805/23+
原装 BOM表一站配套
49.9K
28700
805/22+
全新原装 价格优势 长期供应
49.9K
30890
805/2021+
原装,可提供一站式配套服务
49.9K
10000
805/2023+
原装现货 支持实单
49.9K
119133
805/57926+
原装现货,可提供一站式配套服务
49.9K
1
-/R 0603_L
义熙科技-海外国内供应IC电子元器件,现货、稀缺物料...
49.9K
119133
805/57926+
原装现货,可提供一站式配套服务
ices c编译器(sdcc)编译。 图2 供电系统的模拟部分产生一路负载可达600ma、1.25v~5v可调的高准确度输出电压 图3 供电系统的数字部分需要一个稳定的5v电源(与模拟部分共用),数字部分通过逐位控制的spi接口与dac、adc通信。串行收发器(u8)从pc接收vout设定值,j1提供mcu的在线编程。 模拟电路设计 为计算电阻网络中的r1、r2和r3 (见图2),先假设流入fb引脚的电流(ifb)可以忽略(max1692规格表给出的最大值为50na),设r2为49.9kω。fb引脚电压为1.25v,电流i2为25ma,远高于50na,证明忽略ifb的决定是正确的。最后,计算r1和r2: (1)dac输出电压(vdac)为最大值2.5v时,降压调节器的输出(vout)应该为最小值1.25v。代入式1: 第一项为零,得到r3为50 kω。当vdac 为最小值0v时, vout 应该为最大值5v。代入式1 : 得到r1值为75kω。adc采集vout并将其通过spi接口传送给mcu,形成闭环数字控制。 数字电路设计 dac和adc由逐位控制的spi总线和m
件。处理器固件用c编写并可使用免费的sourceforge small devices c编译器(sdcc)编译。 图3 图3供电系统的数字部分需要一个稳定的5v电源(与模拟部分共用),数字部分通过逐位控制的spi接口与dac、adc通信。串行收发器(u8)从pc接收vout设定值,j1提供mcu的在线编程。 模拟电路设计 为计算电阻网络中的r1、r2和r3 (见图2),先假设流入fb引脚的电流(ifb)可以忽略(max1692规格表给出的最大值为50na),设r2为49.9kω。fb引脚电压为1.25v,电流i2为25ma,远高于50na,证明忽略ifb的决定是正确的。 dac输出电压(vdac)为最大值2.5v时,降压调节器的输出(vout)应该为最小值1.25v。第一项为零,得到r3为50 kω。当vdac 为最小值0v时, vout 应该为最大值5v。得到r1值为75kω。adc采集vout并将其通过spi接口传送给mcu,形成闭环数字控制。 数字电路设计 dac和adc由逐位控制的spi总线和mcu通信。mcu是主器件,而dac和adc是从
,则可得出in端的电压计算式: 式6: 显而易见,式5与式6在形式上实际是相同的,因此我们可以发现,只需使r2等于rf,并使r1a与r1b为rg值的两倍即可。使用对称电路的一个好处是从计算式子中去除了vdd项,从而使得此电路对电池电压的变化不再敏感。 为了测试这些计算式,我们将使用具有下列参数的示例:vlogic=1.5v,vout(peak)=3.0v 为获得上述值,我们需要“增益”达到4。将rf选为200k并使用式3即可计算出rg等于100k,或rg1与rg2等于49.9k。由于这两个部分是对称的,将r2选为200k并再次使用式3即可计算出r1等于100k,或r1a与r1b等于200k。为了*估该电路的性能,我们对0%至100%的输入端占空比进行参数扫描,同时将电池电压从3.0v逐步增加至3.6v,直至4.2v。此外,我们使用蒙地卡罗(monte carlo)分析法检测电阻值以判断其敏感性(结果如图2中所示)。 图2:模拟结果 如图2中所示,vo1与vo2两个输出端相互之间互补。请注意,这两个信号在50%占空比点或输入端上的0.75v处永远相交于零。即
分产生一路负载可达600ma、1.25v~5v可调的高准确度输出电压 740)this.width=740" border=undefined>图3 供电系统的数字部分需要一个稳定的5v电源(与模拟部分共用),数字部分通过逐位控制的spi接口与dac、adc通信。串行收发器(u8)从pc接收vout设定值,j1提供mcu的在线编程。 模拟电路设计为计算电阻网络中的r1、r2和r3 (见图2),先假设流入fb引脚的电流(ifb)可以忽略(max1692规格表给出的最大值为50na),设r2为49.9kω。fb引脚电压为1.25v,电流i2为25ma,远高于50na,证明忽略ifb的决定是正确的。最后,计算r1和r2: (1)dac输出电压(vdac)为最大值2.5v时,降压调节器的输出(vout)应该为最小值1.25v。代入式1: 第一项为零,得到r3为50 kω。当vdac 为最小值0v时, vout 应该为最大值5v。代入式1 : 得到r1值为75kω。adc采集vout并将其通过spi接口传送给mcu,形成闭环数字控制。 数字电路设计dac和adc由逐位控制的spi总线和mcu
》》》》》》问一个模拟技术上面简单的问题,有图片!关于电压输出是不是恒定的!此电路在工业生产中确定有使用!我感觉电压应该受负载的大小有波动!请高手们指教另外,这个电路如果去掉49.9k和40.2k的电阻,并且从gnd连接一个49.9e的电阻到现有49.9k电阻和10k电阻的连接点上,在从此点相对与0-10v输出的端点将变为0-20ma的恒流电路!个人感觉后面这种情况比较好理解!当然20ma的电流不能使用358运放! * - 本贴最后修改时间:2006-2-24 16:51:24 修改者:lhkjg
7k 15.4k 47k 158k 487k15 46.4 150 464 1.5k 4.75k 15.8k 47.5k 160k 499k15.4 47 154 470 1.54k 4.87k 16k 48.7k 162k 511k15.8 47.5 158 475 1.58k 4.99k 16.2k 49.9k 165k 523k16 48.7 160 487 1.6k 5.1k 16.5k 51k 169k 536k16.2 49.9 162 499 1.62k 5.11k 16.9k 51.1k 174k 549k16.5 51 165 510 1.65k 5.23k 17.4k 52.3k 178k 560k