当前位置:维库电子市场网>IC>97c2051 更新时间:2024-04-13 03:48:53

97c2051供应商优质现货

更多>
  • 供应商
  • 产品型号
  • 服务标识
  • 数量
  • 厂商
  • 封装/批号
  • 说明
  • 询价

97c2051PDF下载地址

97c2051价格行情

更多>

历史最低报价:¥3.0000 历史最高报价:¥7.0000 历史平均报价:¥4.8428

97c2051中文资料

  • 高准确度可程控延迟快前沿外触发脉冲信号源的设计(图)

    纳秒级参考和延迟脉冲形成电路,以及参考与延迟脉冲输出放大电路组成。 触发脉冲整形电路完成对由外触发输入端送入的±(5~25)v脉冲信号的整形锁定,形成一个具有一定前沿和宽度的规则脉冲送入纳秒级参考和延迟脉冲形成电路的输入端。原理如图2所示。 纳秒级参考和延迟脉冲形成电路产生参考脉冲和延迟时间在0~250ns步进为1ns的延迟脉冲,由ds1023s构成。ds1023s是一个8位可编程延迟芯片,延迟时间可由计算机通过并行方式或串行方式进行编程控制。由于系统控制相对简单,故选用实时功能较强的单片机97c2051作为系统的中心处理器。ds1023s与97c2051单片机接口如图3所示。为了获得高准确度的延迟,采用ds1023s提供的延迟参考输出功能,可以最大限度的减少当输入信号电平发生变化时,输入到输出间的测量延迟时间将会因过渡时间的变化而发生的显著改变,同时还可消除零步长延迟时因工作温度系数变化而引起的不利影响。ds1023-100设置于并行编程工作方式,所需的设置数据由总线驱动器74hc244送74hc573锁存后输出到ds1023s的并口输入端,ds1023s根据并口输入端的数据对输入脉冲进行延迟

  • MCS-51单片机与CPLD/FPGA接口逻辑设计

    电平并结合译码,将累加器a的数据写入图中相关的锁存器。 二、独立方式 与总线接口方式不同,几乎所有单片机都能以独立 接口方式与cpld/fpga进行通信,其通信的时序方式可由所设计的软件自由决定,形式灵活多样。其最大的优点是cpld/fpga中的接口逻辑无需遵循单片机内固定总线方式的读/写时序。cpld/fpga的逻辑设计与接口的单片机程序设计可以分先后相对独立地完成。事实上,目前许多流行的单片机已无总线工作方式,如89c2051、97c2051、z84系列、pici 6c5x系列等。 这是一个cpld/fpga与mcs-51系列单片机接口的vhdl电路设计。mcs-51以总线方式工作,例如,由8031将数据#5ah写入目标器件中的第一个寄存器latch_out1的批令是: mov a,#5ah mov dptr,#6ff5h movx @dptr,a 当ready为高电平时,8031从目标器件中的寄存器latch_in1将数据读入的指令是: m

97c2051替代型号

97A8 97A6 9750B 9743A 96F175 965L 964L 95SQ015 956B 955B

97C51 97C52 98EX135-DO-BDB-C000 9900W 9918H 99-215UWC/TR8 99-21UWC/TR8 A0001 A001 A012

相关搜索:
97c2051相关热门型号
93LC46B/SN 93LC46BT-I/SN 9014M-C 93LC46B-I/P 93LC66B-I/SN 93LC46B-I/SN 93LC66BT-I/SN

快速导航


发布求购

我要上传PDF

* 型号
*PDF文件
*厂商
描述
验证
按住滑块,拖拽到最右边
上传BOM文件: BOM文件
*公司名:
*联系人:
*手机号码:
QQ:
应用领域:

有效期:
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:

0571-85317607

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈
返回顶部

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!