TSB41LV04A
8607
QFP/2023+
原装
TSB41LV04A
21488
HTQFP80/22+
原厂原装现货
TSB41LV04A
18000
SOIC/2023+
13%原装
TSB41LV04A
20000
SOP/2023+
17%原装.深圳送货
TSB41LV04A
18000
16SOIC/2023+
13%原装
TSB41LV04A
3588
-/-
原装 部分现货量大期货
TSB41LV04A
20000
16SOIC/21+
-
件设计dsp在本系统中的任务有三个:首先是通过链路层和物理层芯片与根节点通信,完成自标识过程;其二是处理采集好的一帧图像,并把它再存回帧缓存;其三是自标识完成后,响应根节点发来的数据读请求,从帧缓冲ram中读出处理过重的图像数据并送到总线上。整个系统由一片tms320vc33、一片20万门的fpga(ep20k200ebc356)、五片512kb高速sram(is61lv5128al)、一片flash(am29lv400b)、一片1394链路层芯片(tsb12lv32)、一片1394物理层芯片(tsb41lv04a)以及dsp电源看门狗芯片(ps767d301)组成。其中tms320vc33作为主控制器与tsb12lv32的主控制器接口相连。fpga在dsp的控制下向1394链路层芯片的datamover端口发送数据。此外fpga还有地址译码、时序调整以及帧缓存切换等功能。三片sram作为帧缓冲存,另外两片作为dsp的扩展ram,每片ram内存放一帧图像(300k字节),其访问时间为12ns,因此完全适合tms320vc33以零等待方式访问。物理层芯片tsb12lv04a只与链路层芯片通信,与dsp无关,
超低功率睡眠模式;电缆电源监控;互通链路层控制器用于3.3V和5V供电;互通其他物理层(PHYs)用于3.3V和5V供电;低成本24.576MHz的晶体提供传输接收数据100Mbit/s,200Mbit/s,400Mbit/s和链路层控制器时钟在49.152MHz时;逻辑执行系统初始化和仲裁功能;成本低,性能高的80引脚TQFP(PFP)耐热增强型封装