407
TSSOP40/05+
全新原装现货
AM29LV017D-120EC
15000
TSOP40/23+
全新原装进口特价
AM29LV017D-120EI
1500
-/23+
原装现货
AM29LV017D-70EI
500000
SOP/22+
全新原装全市场价
AM29LV017D-90EI
10441
TSOP40L/-
原装
AM29LV017D-120EI
503
TSOP/0026+
-
AM29LV017D
17018
TSSOP/22+
原厂原装现货
AM29LV017D
17018
TSSOP/22+
原厂原装现货
AM29LV017D
3588
-/-
原装 部分现货量大期货
12亿次80位宽的mac运算;1024点复数fft(基2)时间15.7us 外部端口 1g字节每秒;链路口(每个)1g字节每秒 dsp处理器阵列模块中dsp1是用来整理所收集到的视频信号,并进行相应的预处理后,将数据分发送到后面的dsp,进行进一步的处理。 dsp1并行口应接fpga输出的视频数据,还要接flash,完成dsp加载。dsp1的irq0,irq1分别作视频输入的帧中断和行中断,接到fpga。其连接电路如下图3所示。 flash选用amd公司的am29lv017d,为2m x 8-bit的存储器,可通过dsp1对flash编程,要保证在flash读写时,fpga的数据输出总线d0~d13为高阻,反之,在数据通道运行时,也应使flash输出为高阻,故用bms来选片flash。 图3 dsp1与fpga,flash 连接图 dsp处理器阵列模块中dsp2和dsp3是用来实现图像处理中的主要算法。dsp2和dsp3分别用链路口与dsp1连接,接收由dsp1传送来的数据,dsp2和dsp3也分别用链路口连接dsp4,通过链路口将处理的数据