带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
-
QFP/04+
-
CY7C09449PV-AC
75515
QFP/22+
公司原装现货主营品牌可含税提供技术免费样品
CY7C09449PVA-AC
6580
QFP/2211
CYPRESS专营价优
CY7C09449PVA-AC
2865
TQFP/1608+
特价特价全新原装现货
CY7C09449PV-AC
4
-/-
原装无铅特价库存
CY7C09449PVA-AC
2000
BGA/22+
原装进口现货
CY7C09449PVA-AC
5000
-/21+
原装现货库存,欢迎来电咨询
CY7C09449
10000
QFP/2019+
原装配单报价
CY7C09449
28800
QFP/22+
原装现货,提供配单服务
CY7C09449
458000
NEW/NEW
一级代理正品保证
CY7C09449
68000
QFP/21+
只做原厂原装 假一赔十
CY7C09449
9208
QFP/22+
特价支持,只做原装现货
CY7C09449
5000
QFP/23+
优势产品大量库存原装现货
CY7C09449
23412
QFP/23+
提供一站式配单服务
CY7C09449
14850
QFP/2022+
特价现货,没有最低,只有更低
CY7C09449
5800
-/2024+
全新原装现货
CY7C09449
5800
-/23+
进口原装现货,杜绝假货。
CY7C09449
8700
QFP/2021+
原装现货
CY7C09449
19829
-/22+
原厂原装现货
摘要:本文论述了基于cy7c09449的高速pci数据采集卡的硬件和软件设计,重点论述了fpga芯片的逻辑编程、windowsxp下的驱动程序编程。fpga的逻辑设计着重讨论了对cy7c09449局部总线的同步传输控制逻辑的设计,这种逻辑支持局部总线的突发传输,可获得高达200mb/s的局部总线数据传输速度。采集卡在windowsxp下的驱动程序设计重点讨论了dma数据传输方式的设计,dma数据传输可以获得更高的速度。设计达到了预期的技术指标要求,数据采集卡采集速度达80mb/s。 0 引言 数据采集向高精度和高速度两个方向发展。高精度数据采集依赖于a/d器件的精度,高速度数据采集不仅依赖于a/d器件的速度还依赖于数据采集系统的设计。高速数据采集按是否可连续采集而可以分为两类。第一类是在一段时间内的高速数据采集,采集数据的时间长度取决于存放数据的ram存储器的空间大小;另外一种是可以连续地高速数据采集,采集的数据被存放在大容量的存储器上,一般为硬盘,这种采集的速度相对较小。本文提出属于第一类的pci接口高速数据采集方案,可以实现高达80mb/s的数据采集速度。 1 硬件结构
存储器;使用pca82c250作为can控制器接口芯片。硬件电路中使用pca82c250的目的是为了增大通信距离,提高系统的瞬间抗干扰能力。因为该智能适配卡是在矿井下应用,还必须具有防暴功能,因此使用6n137进行信号隔离(如图2所示)。 在图1中,82c250接收总线上所有传输的帧,通过电流和电压隔离后,传送到p80c592的can模块,can模块比较接收码寄存器和帧的id码,若相等则接收,并引发一个接收中断。在接收中断的处理中,p80c592读取码can模块接收缓冲区的数据,把它传送到cy7c09449的双口ram中。最后pc机通过pci总线定时读取cy7c09449双口ram中的数据。中断申请电路由两个d触发器和一个用来译码的gal芯片组成。两边的工作方式相同。 设计中考虑到便于电路调试和处理整体运行时出现的问题,选择三种复位方式。其硬件构成如图3所示。 (1)上电复位:与pc机上电复位同时复位。当pc机通过复位时,can适配卡也同时复位。 (2)手动复位:当调试中出现问题时,通过手动复位键复位,以便解决调试中出现的问题。 (3)软件复位:在程序运行中出现问题时,不需要关掉pc机,只
带有高速低噪声采样保持放大器和电压参考源,可以简化设计。采集卡中所有的控制和时序逻辑全部由一片fpga实现,综合考虑规模、速度、功耗等因素,选用了xilinx公司的xcs30。该器件为spartan系列fpga,成本低速度快,可用逻辑门数为30000门。采样时钟发生器中dds器件选用adi的ad9830单片dds集成电路,其最高时钟频率为50mhz,内置10bit d/a变换器,频率控制字长32bit,频率分辨率可达0.005hz,完全满足本设计的需要。pci总线控制器选用了cypress公司的cy7c09449(pci-dp),其特点是接口方式灵活,具备pci总线master能力,可以实现与主存或其他slave设备的dma传输,这对保证实时高速数据采集是十分必要的。 3 提高采集卡性能的措施 3.1采样时钟发生器中低通滤波器的设计 低通滤波器的性能对保证采样时钟具有较低的jitter非常关键,因此在本设计中采用了7阶椭圆低通滤波器。为了避免引入有源器件自身电噪声,滤波器全部采用无源器件构成,滤波器对带外噪声抑制比约为-60db。 滤波器的输入阻抗和输出阻抗均为100ω,高于ad9830
产品型号:CY7C09449PV-AC
类别:PCI 双端口
位密度:128K
组织结构:16K x 8
电压(V):3.300
速度:20ns
封装/温度(℃):160TQFP/0~70
特性:嵌入式主机桥路, 主机和目标PCI 2.2规范接口,Burst模式,邮箱中断功能
价格/1片(套...
带有高速低噪声采样保持放大器和电压参考源,可以简化设计。采集卡中所有的控制和时序逻辑全部由一片fpga实现,综合考虑规模、速度、功耗等因素,选用了xilinx公司的xcs30。该器件为spartan系列fpga,成本低速度快,可用逻辑门数为30000门。采样时钟发生器中dds器件选用adi的ad9830单片dds集成电路,其最高时钟频率为50mhz,内置10bit d/a变换器,频率控制字长32bit,频率分辨率可达0.005hz,完全满足本设计的需要。pci总线控制器选用了cypress公司的cy7c09449(pci-dp),其特点是接口方式灵活,具备pci总线master能力,可以实现与主存或其他slave设备的dma传输,这对保证实时高速数据采集是十分必要的。 3 提高采集卡性能的措施 3.1采样时钟发生器中低通滤波器的设计 低通滤波器的性能对保证采样时钟具有较低的jitter非常关键,因此在本设计中采用了7阶椭圆低通滤波器。为了避免引入有源器件自身电噪声,滤波器全部采用无源器件构成,滤波器对带外噪声抑制比约为-60db。低通滤波器和整形电路原理图如图5所示。 图5 低通滤波器和
哈哈,你用cy7c09449试试吧,很好用