MB86391PFV-G-BND
1350
QFP/21+
原装现货,一站式采购,请来电垂询
MB86391PFV-G-BNDE1
1000
-/13
现货特价
MB86391PFV-G-BNDE1
11140
N/A/2018
*原装现货.代理品牌*
MB86391
4800
QFP/23+
只做原装进口现货,专注配单
MB86391
83500
QFP208/2019+
原装价格优势
MB86391
2302
QFP/01+
只做原装,也只有原装
MB86391
750
NA//23+
优势代理渠道,原装,可全系列订货开增值税票
MB86391
3000
QFP/N/A
原装正品热卖,价格优势
MB86391
65286
-/21+
全新原装现货,长期供应,免费送样
MB86391
138000
QFP/21+
全新原装现货/实单价格支持/优势渠道
MB86391
47001
QFP/24+
房间现货,诚信经营,提供BOM配单服务
MB86391
500000
QFP/22+
行业低价,代理渠道
MB86391
789000
QFP208/-
原厂发货进口原装微信同步QQ893727827
MB86391
31500
QFP208/24+
只做原装,提供一站式配单服务
MB86391
9200
QFP/23+
只做原装更多数量在途订单
MB86391
21800
QFP/23+
现货库存,如实报货,价格优势,一站式配套服务
MB86391
8560
QFP/2022+
一级代理,原装正品假一罚十价格优势长期供货
MB86391
2336
QFP/21+
10年原装供应商,正品现货持续有货到
MB86391
25689
QFP208/1906+
原包装进口正品现货库存-正规渠道
MB86391
1232
QFP/23+
假一罚万,全新原装库存现货,可长期订货
编码模块和通信控制模块。mpeg-2编码模块实现对模拟视音频的pmeg-2压缩编码;通信控制模块实现对mpeg-2编码模块的控制、mpeg-2 ts流的采集和在以太网上的传输。 2.编码机系统的实现 根据典型的mpeg-2 over ip产品结构,将编码机硬件体系设计分为mpeg-2编码模块和通信控制模块两个部分。 2.1.mpeg-2编码模块 2.1.1.mpeg-2编码模块的构成 mpeg-2编码模块采用日本富士通公司的mpeg-2编码处理芯片mb86391、saa7114视频处理芯片、sc5340音频处理芯片和atmel公司的avr 8位微处理器atmega16等构成。其原理图如下图2所示。 2.1.2.mb86391介绍 mb86391的内部框图如图3所示。它是在单一芯片中集合了音频/视频编码。编码使用富士通开发的高性能mpeg-2压缩运算法则。集合了内部dpsrclite cpu处理的硬件和软件。 支持iso/iec 11172(mpeg-1)、iso/iec 13818(mpeg-2) 标准和mpeg-1音频层-1/
摘 要:介绍基于usb 2.0技术的高清晰视频存储系统的软件、硬件实 现。采用mpeg2视频压缩处理芯片mb86391和usb 2.0芯片cy7c68013,给出应用实 例、固件编程框图。 关键词:mpeg;usb;wdm(windows驱动模型);mb86391;cy7c68013 application of usb 2.0 in video compact and store syst em wang tianxiao,su kaixiong (electronic technology institute, college of physics and inform ation, fuzhou university, fuzhou,350002, china) abstract: this paper introduces the realization of highdefinition video compact an d store system based on usb 2.0 technology including the software and hard
据,则发送fifo不可读信号,防止fifo读空。 在fifo不可读时,向asi码流中填充k28.5以维持270mbps的固定传输速率。最后串行数据经过驱动就可用同轴电缆传送出去。本方案中,k28.5的插入方法选择在每个传输包前必须有至少两个同步字(k28.5字符),这符合asi的传输规定。 3 系统各结构的实现方法 3.1 信号输入 在asi的编码过程中,只需将mpeg2传输流的八位数据和一位ts码率传输时钟输入到fpga。在本方案中,ts数据通过富士通的专用asic芯片mb86391产生。由于控制mb86391产生的ts格式为188个字节,因此数据有效信号dvalid一直为高,fpga忽略这个信号,只管接收码流数据,而不用关心ts码流的同步头。psync帧同步信号也一样忽略,只是需要从帧同步信号拉高开始,fpga将接收到的数据以ts码率时钟写入fifo。 3.2 fifo模块 fpga在搜索到188字节包长的包头0x47后开始将数据写入fifo,同时监测fifo的半满信号hf, 若半满则将fifo的读使能信号抬高, 而此时从fifo读出数据给8b/10b编码模块
富士通(mb86391)和vweb都有
请问有用过富士通mb86391做视频压缩的吗?这块芯片在使用的过程中除了厂家提供的firmware外,还需要做什么样的编程吗?另外,对host的控制主要是做那方面的?哪里可以找到比较详细的资料或者datasheet吗?
关于mb86391的寄存器我没有设置对,还是这个芯片本身就不如富士通的芯片啊? 不知道有没有前辈有这方面的开发经验,想大家交流交流啊! 我主要从事dvb产品的研发,想更多的结识同行,大家共同进步! 我真诚的期待着你的回复!谢谢! 祝你有精彩的每一天! 我的mail:fyge_free@126.com 2006/08/13