编制了自己的元件库,然后在程序中作为元件调用。在本系统中,仅用1片epm7128lc84-15就实现了ccd的时序要求、暂存ram和接口扩展芯片8255的片选和地址译码,既简化耻电路的硬件设计,提高了系统可靠性,又降低了成本。交流时序条件要求。描 述符号最小值正常值最大值φh1、φh2时钟频率/mhzfh 1015φv1、φv2时钟频率/khzfv 100125周期/nste67100 φh1、φh2建立时间/μstφhs0.51 φv1、φv2脉冲/μstφv45 复位时钟脉宽/nstφr1020 读出时间/mstreadout3450 每行读出时间/μstline65.895.6 1.2 双采取、模拟放大电路及a/d变换电路 我们采用能够满足高频要求的放大器lf356n设计双采样和模拟放大电路。根据ccd的动态范围选用自带采样保持的12位a/d变换器ad1674作模数转换。 双采样原理如图2所示。rsl是ccd复位电平,光信号相当于sgl与rsl的差值,理论上只要分别在rsl和sgl处各采样一次,然后相减便得到信号的值。然而,实际上rsl和sgl并不是理想的水平线,而是存在着