ce2、ce1信号接地,ceo由ep9312的两根片选信号cs0和cs6通过跳线来控制,如图3所示。 本系统的flash需要设计成2mb、4mb、8mb均支持的电路,只需要焊接不同容量的器件即可,这样做可以满足不同用户的需求,如:使用cf卡的用户只要2mb flash即可,此时,需要对flash和sdram的型号进行细致的选择,并对地址总线和数据总线进行相应的设计。3.6 ps/2、串口和并口通过super-i/o进行扩展,如图1所示,super-i/o选择winbond公司的w83977atf。该器件提供两个串口、一个并口、ps/2键盘鼠标接口和23个gpio,通过ep9312的waitn延时等待信号来匹配isa总线与存储总线的速度问题[3]。连同cpu提供的3个串口控制器,系统总共具有5个串口。3.7 网络ep9312内部含有一个ethernet的mac,只需要一个phy并通过vt6103l即可实现。3.8 显示电路要根据不同的显示屏来决定显示电路设计,本系统设计成共支持五种屏幕,包括tft、cstn、dstn、lvds、vga。ep9312输出的是数字信号,分别为1位数据、场频、
tl电平;超级i/o控制器w83977atf具有5.0v cmos和5.0v ttl两种 i/o端口。它们的电平特性如表1所示。遵守同一逻辑电平标准的不同器件,端口的电特性可能略有不同,即使是同一器件,在不同环境下表现出的电特性也是不同的,所以在设计电路时,一定要具体情况具体分析。表1中,voh表示输出高电平的最小值;vol表示输出低电平的最大值。表1vih表示输入高电平的最小值;vil表示输入低电平的最大值。表1列出了器件的常见电特性,有些集成电路略有差别。表1 pxa255、sl811hs与w83977atf i/o端口的电平特性逻辑标准gndvccvoh(最小值)vol(最大值)vih(最小值)vil(最大值)3.3v coms0.0v3.3vvcc-0.1v(3.2v)0.4v0.8vcc(2.64v)0.2vcc(0.66v)3.3v ttl0.0v3.3v2.4v0.4v2.0v0.8v5.0v cmos0.0v5.0v3.5v0.4v0.7vcc(3.5v)0.3voc(1.5v)5.0v ttl0.0v5.0v2.4v0.4v2.0v0.8v银行终端需要外接的串口设备多达8个以上,所以解