带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
1170
BGA/2101+
全新原装现货库存 询价请加 有其他型号也可咨询
5620
TQFP100/23+
国企优质供应商 军*工*认证 公司现货
2700
BGA/2208+
主营XILINX主控芯片全系列 ,欢迎咨询
3000
VQFP/22+
原装现货,主营全系列产品
368
BGA/-
主营XILINX--ALTERA军工院所合格供应方
5780
CSBGA132/2219
XILINX专营价优
XC2C128-6TQG144C
130
TQFP/0425+
散新
XC2C128-7CPG132I
50000
BGA/21+
价格优势长期供应只做原装支持开票
XC2C128-7VQG100C
3560
QFP100/20+
现货+库存优势出
XC2C128-7CP132C
1770
BGA/21+
xilinx嵌入式分銷商
XC2C128-7CPG132C
5000
BGA/2122
原装,只做原装,放心购买
XC2C128-7VQG100C
2000
BGA/2023+
全新原装原厂渠道
XC2C128-7VQG100I
518
VQFP100(14x14)/22+
只做原装,全系可订货
XC2C128-7CPG132C
280
-/07+
深圳现货 实单可谈
XC2C128-7CPG132I
26505
SMD/23+
全新库存,100原装现货供应
XC2C128
4230
QFP100/23+
公司现货,只做原装,欢迎咨询
XC2C128-7TQG144C
200
TQFP/21+
原装不磨码
XC2C128-7CPG132C
211
BGA/09+
原装 支持实单
XC2C128-7VQG100I
14500
QFP100/2024+
原装优势有货
block)用于实现功能模块与输入/输出引脚之间的连接。与其他厂家的cpld相比,coolrunner-ii器件的输入/输出特性包括速度、功耗及接口标准等方面都有较大的改进和提高,特别是至少两个bank的分块结构(借鉴了fpga的iob结构)极大地提高了系统设计的灵活性。每个块有自己独立的工作电压和参考电源,可灵活地用于不同的接口标准。i/o block结构如图1所示。任何一个输入/输出引脚都可以被配置成参考电源(vref)输入引脚,以便适应sstl2-1、sstl3-1和hstl-1接口标准(xc2c128以上器件)。作为参考电源的引脚可以由软件自动配置,也可以采用手工方式设置,该特性充分体现了coolrunner-ii的灵活特点。 图1 输入/输出模块结构 (1)在coolrunner-ii器件的输入/输出模块中,有一个高性能的可配置输入缓冲器,以支持尽可能宽的i/o标准。输入缓冲器能够兼容1.5v~3.3v的宽信号输入,同时也可以配置成简单的单端比较器,以支持hstl和sstl接口标准。另外,还有一个幅度达500mv的磁滞hysteresis(施密特触发器)缓冲器,可有效地提高输入
是使ulo3191进行每一行像素积分的信号。当int为高电平时,允许对来自微测辐射热计的一行像元信号进行积分。int必须在mc的上升沿改变状态,同时必须是reset信号的低电平期间。 (3)reset信号能使ul03191复位,这样,ul03191就会从探测器的有效区域的第一行开始积分。reset信号必须在mc的上升沿改变状态,且reset信号不能在一帧内发生两次及以上。reset信号时长至少为1倍mc时间,其下降沿必须在int下降沿之前。 本方案采用xilix公司的cpld器件xc2c128为探测器提供时钟信号、reset、积分脉冲int等信号。cpld通过对27mhz晶振进行4分频,为mc提供6.75mhz频率时钟。红外焦平面的有效尺寸为384×288,即384列,288行。这里取红外图像的帧频为50hz。脉冲时序的仿真图如图3所示。 3、温度检测及控制电路的设计 非制冷焦平面热像仪的“非制冷”是指其可在某个恒定室温下工作,而不像低温制冷型热像仪那样工作温度通常低于200k。而热敏元件的温度将直接影响热像仪的探测灵敏度和成像性能,只有尽量使探测器阵列所有像元温
(复杂可编程逻辑器件)预留了焊盘和走线,可大大增强tini的io性能。一旦安装了cpld后,只需要一个用于编程cpld的插头(通过jtag接口)和一个能访问某些tini引脚的插头。 cpld配置cpld可被看作是可编程硬件。cpld具有非常灵活的内部架构,能实现许多逻辑功能和状态机。tini插座板为100引脚vqfp封装的xilinx coolrunner -ii xc2c64 cpld预留了空间;也支持封装和引脚配置相同的其它coolrunner-ii。本项目采用具有相同引脚配置的大容量器件xc2c128。cpld通过ds80c400微控制器的外部存储器总线连接至tini系统。微控制器仅需读/写特定地址就能访问cpld: read_from_cpld:mov dptr, #0c00000h ; cpld addressmovx a, @dptr ; read from the device cpld的任务较复杂。一方面,cpld需要正确响应tini的外部存储器总线信号:当tini写cpld时,cpld必须读取总线数值;当tini读cpld时,cpld必须提供总线数值。另一方面,对于打印机,c
在coolrunner-ⅱ器件中,嵌入了时钟分频器(clock dividr)模块(xc2c128以⊥的器件),如图1所示.该佼块为独立的硬核,不占用器件中的宏单元,分频系数为2、4、6、8 lo 12、占空比为50%且延迟非常小(典型值为50 ps)。 图1 时钟分频器模块 需要分频的时钟信号由全局时钟输入脚(gck2)输入,尽管分频系数为鸭数倍,但是可利用cootrunne-ⅱ器件巾双沿触发器功能.也可实砚奇数的时钟分频,如实现时钟的3分频,如图2所示。 图2 3分频方案 来源:ks99
coolrunner-ii系列xc2c128以上的器件支持多种接口标准,器件的默认参数为lvttl。如果需要改变,必须通过属性来控制,也可以通过ise 10设计工具的全局约束界面来设置。该功能的属性设置如下。 (1)约束文件(ucf) net <signal name> <i/o standard attribute name>; 例如: net data_in lostandard=lvcoms18; net clock iostandard=lvcoms18; (2)vhdl语言 attribute iostandard: string、 attribute lostandard of <signal name>: signal is "<i/o standardattribute name>" 例如: attribute iostandard: string; attribute lostandard of data_in: signal is "lvcmo518"; attribute iostan