倒计时定时电路图
出处:jiao_yx 发布于:2011-03-29 00:00:00 | 7598 次阅读
如图所示是由可预置数可逆计数器CD4029、双BCD同步加计数器CD4518、四2输入端或非门CD4001、高时基电路BH1908以及CL002等组成的倒计时器定时电路图,该电路定时高,使用起来方便,在日常生活中很常见。

倒计时定时电路
该电路包括秒时基电路、预置电路、计时译码显示电路、音响提示电路以及定时输出电路5部分组成。
(1)时基电路。主要由高时基集成电路BH1908组成。在本电路中,选用1s、1min、1h 3挡作为定时时基。当振荡起/停控制端En为低电平时,振荡器起振,为高电平时,振荡器停振。R为复位端,接高电平时内部分频器清零。
(2)预置电路。由两片双BCD同步加计数器CD4518和预置按钮SB1、SB2组成。
(3)计时译码显示电路。由两片可预置数可逆计数器CD4029以及两片数码显示管CL002等组成。其中CL002同时具有寄存、译码、显示功能。计时译码显示电路的工作过程为:脉冲信号输入到CD4029的CP端,经过计数,由输出端输出,再经CL002译码后将结果显示出来。
(4)音响提示电路。由KD253和电容C7组成。当定时结束后,会发音提示。
下面对整个工作流程进行简单的介绍。
当接通电源后,CD4518清零。当没有按下启动按钮时,振荡器的En端为高电平状态,此时停振,CD4029的预置端PE也为高电平,可以通过SB1、SB2设定预置定时时间,并通过显示器显示出来。
当按下启动按钮后,振荡器产生的秒时基脉冲分别加至CD4029的CP端,因加/减转换端U/D接低电平,因此开始进行减计数。减计数直至进行到由高位到低位均为零时,进位输出端/C/O变为低电平并经D1、D3组成的RS触发器后翻转为高电平,该高电平加至片CD4029的进位输入端/C/I,计数器停止工作,定时结束。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。














