采用开关电容构成的滤波器电路图
出处:21IC中国电子网 发布于:2013-12-09 09:42:14 | 1503 次阅读
本电路为一款采用开关电容构成的8次低通滤波器电路图。当改变时钟频率时可改变截止频率,并且截止频率为时钟频率的1/100.时钟输入端加+5V电平的方波信号,在A1的输入(IN)与输出(OUT)端之间可以获得低通滤波器的特性。
然而,由于输入衰减器与输出放大器的作用,输入输出信号电平可以达到±10V.当电源电压为+5V,输入电压峰峰值为9V以上时,为使失真不急剧增大,在电路输入信号端接入R1和R2组成的衰减器。输入电压为0V时,输出端产生的漂移电压可达0.4V,为此用A2检测输入输出之间的直流电压差,并加到A3同相输入端。从而抵消漂移电压。A3用于平滑A1输出阶梯状波形,增强其效果。为了进一步降低输出时钟脉冲,可以使用A1中的运放构成滤波器。如下图所示 .
下一篇:采用运算放大器的滤波器电路图
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。