54LS373
432
CDIP/25+
原装认证有意请来电或QQ洽谈
54LS373
500
DIP/10+
-
54LS373
2180
DIP/22+
全新原装特价优势库存质量保证稳定供货
54LS373
90000
-/21+
原厂渠道,现货配单
54LS373
432
CDIP/25+
原装认证有意请来电或QQ洽谈
54LS373
6013
DIP/21+
军用单位指定合供方/只做原装,自家现货
54LS373
12000
-/24+
只做原装,BOM表配单
54LS373
55800
-/22+
原装现货,一站配齐,可开专票
54LS373
39061
-/25+
军工单位、研究所指定合供方,一站式解决BOM配单
54LS373
80000
-/23+
原装现货
54LS373
105000
-/23+
原厂渠道,现货配单
54LS373
9400
-/23+
原装现货
54LS373
80000
-/23+
原装现货
54LS373
1656
CDIP/1932+
一手渠道 假一罚十 原包装常备现货林R Q2280193667
54LS373
1386
-/-
公司现货,进口原装热卖
54LS373
65428
-/22+
只做现货,一站式配单
54LS373
80000
-/2023+
一级代理,原厂排单到货,可开原型号13%专用发票
54LS373
184856
-/24+
原装不仅销售也回收
54LS373
5270
-/21+
-
后,再次的读或写周期(当d/c为低时)将存取刚才指定的寄存器。在读和写周期结束时,指针被复位到0。对rr8(接收数据缓冲fifo)的读及对wr8(传送数据缓冲fifo)的写操作,可以按以上方法进行,也可以在d/c为高时进行存取。当d/c为高时,可以直接对相应的数据寄存器进行存取,并且指针的状态为独立的。这样,允许在一个周期内寻址数据寄存器,并且不影响指针的状态。2 z85c30与cpu的接口以下介绍以8051作cpu与z85c30的接口电路,如图3所示。z85c30的时钟选用7.0728mhz。54ls373用来锁存片选信号和z85c30的地址(用来区分命令、数据寄存器)。因为z85c30的写时序在数据有效后,才应出现wr的下降沿;在数据无效之前,应出现wr上升沿。用1片d触发器54ls74和2个反相器件来延迟送到z85c30的wr。由于电路设计为ttl电路,在实际的应用,还需加入ttl-rs232转换电路芯片。3 软件设计3.1 z85z30的i/o操作x85c30有三种基本的i/o操作形式:查询、中断、块操作。这三种i/o操作在初始化和数据传送时涉及到寄存器操作。查询方式依靠软件查询串行控制器,