2类:一类是相位角相差90°的2路方波信号,另一类是相位依次相差90°的4路正弦信号。 本文针对输出正弦波的传感器进行了讨论,对于输出为正弦信号的光栅尺,需要对输出信号进行整形。 将光栅尺输出的信号进行细分,然后辨向,再送入可逆计数器。由于2路信号周期同为t,相位相差90 °,光栅尺中的指示光栅每移动一个栅距,输出电信号就变化一个周期,如果能够把变化的周期数测量出来,就可以测出相对位移。 2 cpld的选择 本设计中选择的cpld(复杂可编程逻辑器件)是altera公司的epm 7128slc84-15,它采用cmos工艺,是一种基于eprom的器件。该芯片有84个引脚,其中5个用于isp(in system programmable)下载,可以方便地对其进行在系统编程。此器件内集成了6 000门,其中典型可用门为2 500个,有128个逻辑单元,60个可用i/o口,可以单独配置为输入、输出及双向工作方式,2个全局时钟及1个全局使能端和1个全局清除端。epm 7128slc284-15支持多电压工作,其中15代表芯片的速度,该芯片传输延时为7.5 ns,最高工作频率为125 mhz,并支持多种
摘要:分析了基于altera公司cpld芯片emp7128slc84-15进行相位测量的基本原理,给出了用emp7128slc8415进行相位测量的硬件实现电路及vhdl源程序。 关键词:emp 7128slc84-15;cpld;相位;频率1 器件简介emp 7128slc84-15是altera公司的max7000s系列cpld,它采用cmos工艺,并以第二代矩阵结构为基础,实际上也是一种基于e2prom的器件。emp 7128slc84-15有84个引脚,其中5根用于isp(in system programmable)下载,可方便地对其进行在系统编程。此器件内集成了6000门,其中典型可用门为2500个,有128个逻辑单元,60个可用i/o口,可单独配置为输入、输出及双向工作方式,2个全局时钟及一个全局使能端和一个全局清除端。emp 7128slc84-15支持多电压工作,其传输延时为7.5ns,最高工作频率高达125mhz,并支持多种编程方式,同时可利用altera公司的第三代开发软件max+plusii方便地进行仿真、综合和下载。2 系统工作原理图1所示是一个数字