置中,被测的最大转速信号为1khz,global_clk的信号频率为7mhz。 最后,由fifo的hf标志产生中断信号通知dsp将转换的数据读入ram中,以便进行fft和数字滤波。2 抗混叠滤波器的实现 旋转机械在起停机时转速是变化的,为了保证输入信号的精确、抗混叠,消除不必要的高、低频信号的干扰,只跟踪变化的有效信号中心频率的10倍频程,将其他多余的信号滤掉,故设计了跟踪滤波电路。 该电路主要由输入信号、隔直电容、平移、整形、测频电路、倍频电路、开关电容、滤波组成,其中主要信号输入元件是74hc7046锁相环和max291八阶抗混叠滤波器及由cpld所实现的分频电路。其中,74hc7046取代cd4046是因为前者可以锁定更高的频率。由于设计中是采用编程的方法来实现分频的,因此大大节省了硬件分频所需要的硬件,简化了电路。图4是跟踪滤波电路的框图。 74hc7046输出的倍频信号1000clk接至max291的clk管脚。因为max291的截止频率是随着输入时钟的变化而变化的,且fclk∶fc=100∶1,因此它的抗混叠滤波的截止频率就是10倍的信号输入频率,也即10clk,而且可以随着