带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
-
SOP24/22+21+
-
带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
2011
CDIP/1139+
全新原装现货库存 询价请加 有其他型号也可咨询
12860
24SOIC/23+
原装现货可开增票,原厂可追溯假一罚十
AD7892ARZ-3
2865
SOP/1608+
特价特价全新原装现货
AD7892SQ-1
6740
DIP/23+
只做原装
AD7892AN-1
3500
DIP/2023+
全新原装、公司现货销售
AD7892SQ-1
84
DIP/0835+
一定原装
AD7892ANZ-3
6740
DIP/23+
只做原装
AD7892A-2REEL
15625
-/22+
电子元器件BOM配单
AD7892SQ-1
8000
CDIP/22+
原装现货
AD7892ANZ-3
6740
DIP/23+
只做原装
AD7892BRZ-1
2616
SOIC24/2022+
AD 现货直销 只做原装
AD7892ARZ-1
16888
N/A/-
-
AD7892AR-1
8541
-/23+
原装现货 有单就出,一站式BOM配单
AD7892ARZ-1
10000
-/21+
一站式BOM配单,您身边的配单专家
AD7892AR-3
4625
SMD24/10+
自己优势库存热卖
AD7892BRZ-1
2616
SOIC24/2022+
AD 现货直销 只做原装
AD7892ARZ-1
10000
-/21+
一站式BOM配单,您身边的配单专家
AD7892AN-1
5000
24PDIP/22+
只做原装,现货库存,价格优势。
频时,差分轨到轨输出仅需50 mv的裕量。ad8475可以由真差分输入驱动,或者由单端输入驱动并提供单端差分转换,如图1所示。 ad8475与adc之间的rc网络构成一个单极点滤波器,可降低不良混叠效应和高频噪声。该滤波器的共模带宽为29.5 mhz(20 ω、270 pf),差分带宽为3.1 mhz(40 ω、1.3 nf)。 ad7982是一款18位、逐次逼近(sar)型adc,采用单电源(vdd)供电。i/o接口电压vio可以在1.8 v至5 v范围内设置,取决于接口逻辑电源。ad7892具有真差分输入端,支持高达±vref 的电压。adr435 是一款5 v、低噪声(8 μv峰峰值,0.1 hz至10 hz)、高精度(b级为±2 mv)基准电压源,用于提供ad7982的ref电压和差分驱动器ad8475的电源电压。 两个连接到adr435输出端的10 kω电阻构成一个分压器,用于设置ad8475输出端的2.5 v共模电压(vocm)。这使得输入差分信号以最佳共模输入电压为中心,从而最大化adc的动态范围。 对于20 v峰峰值单端输入信号,各差分输出端产生一个摆幅为+
1 引言原文位置
近年来,射频电路在数字电视中得到广泛应用,作为数字电视发射机中十分重要的大功率功放模块,如何做到功率、增益与线性度的最优化是当前的重要课题。由于功放管特性曲线的非线性,在大信号情况下工作的功放会产生非线性...
0 引 言
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数...
具有1.47μS转换时间的快速12位模数转换器;600kSPS吞吐率;500kSPS吞吐率(AD7892-1,AD7892-2); 单电源操作;跟踪/保持放大器;可选择输入范围:±10V或±5V;0~+2.5V;±2.5V;高速串行和并行接口; 低功率:60mW标准值; 在模拟输入上进行过压保护(AD7892-1和AD7892-3)
s)有效。file:///e:/docume~1/wuly/locals~1/temp/msoclip1/01/clip_image001.gif">图10.1 串行式adc与dsp之间的接线图 在这个实例中,利用dsp的串行端口来设置adc内部5位寄存器。这个寄存器的位控功能包 括:选择通道、设定adc处于电源休眠方式和起动转换。显然,这种情况下串行接口必须双向工作。从另一方面来说,并行式adc的数据总线直接(或可能通过缓冲器)与带接口的处理器的 数 据总线相连。图10.2示出了并行式adc ad7892与adsp2101的接线图。当ad7892完成一次转换后,中断该file:///e:/docume~1/wuly/locals~1/temp/msoclip1/01/clip_image002.gif">图10.2 并行式adc ad7892与adsp2001接线图 dsp,dsp响应后,按照adc的译码内存地址读一次数据。串行式数据转换器与并行式数据转换器之间的重要差别在于需要的连接线数。从节省空间的角度来看, 串行式数据转换器有明显的优点。因为它减少了器件的引脚数目,从而有可能做成8脚d