带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
-
SOP/12+
-
AD9221AR
5000
28SOIC/22+
只做原装,现货库存,价格优势。
AD9221ARSZ-REEL
33000
SSOP28/2021+
原装现货,力挺实单,支持免费拿样
AD9221ARSZ-REEL
4500
-/22+
支持BOM配单只做原装
AD9221ARSZ-REEL
10000
NA/23+
物美价廉,长期可订,可排单
AD9221ARSZ-REEL
1500
SSOP/20+
优势好价 靠谱原装 终端优选供应商
AD9221ARSZ-REEL
23651
SSOP28/23+
原装现货 有单就出,一站式BOM配单
AD9221ARSZ-REEL
1500
SSOP28/20+
原厂渠道团队,终端实力商家
AD9221ARSZ-REEL
25000
SSOP28/22+
原装原装,一站配齐
AD9221ARZ-REEL
11200
SOP/21+
香港总公司18年贴片电子元器件现货供应商
AD9221AR
15862
-/22+
十年配单,只做原装
AD9221AR-REEL
56275
-/21+
主营品牌全新原装可供更多
AD9221ARSZ-REEL
6504
SSOP/23+
原厂原装现货
AD9221AR
3500
28SOIC/23+
原装,提供一站式配套服务
AD9221ARSZ-REEL
30000
SSOP/2023+
全新原装现货
AD9221ARSZ
36500
NA/22+
代理渠道,假一罚十
AD9221ARSZ-REEL
1500
SSOP/22+
含税专票,原装现货,假一罚十
AD9221ARZ
SOP28/1500
进口原装价
AD9221ARSZ-REEL
1500
SSOP28/22+
原装
频包络信号,即实现共振解调功能。经包络分析器和低通滤波器处理后,可进一步剔除时域尖峰信号的干扰,为后续故障识别系统提供较稳定的识别信号。 ⑤ 由于滚动轴承的故障频率由几十到几百赫兹不等,因此在做进一步处理之前有必要滤掉高频成分。同时,在a/d转换之前选择合适的滤波,也能起到抗频率混叠的作用。 (2) 数字信号处理电路部分,如图3所示: ① 低频解调信号被a/d转换器转换成适用于dsp处理的数字信号。本设计选用的是ti公司的多采样频率、低功耗、单电源供电的a/d转换芯片ad9221,其最大采样频率高达1.5mhz,信噪比70db,采样精度高,足以满足系统设计的需要。 ② 数字信号处理器是本设计的关键,它的运算速度直接影响了系统实时性的实现。本系统中的dsp芯片采用ti公司的tms320c6713。这是一款用于高精度高性能应用的浮点型dsp,它在c67x的基础上,增加了很多外围设备和接口。该芯片内核主频最高可达300mhz,处理能力可达2400mpis,内部具有可配置的二级cache,具有丰富的外设资源,32bits的外围数据存储器接口(emif)可以与sdram,
单片的电路12位模数转换器系列产品:AD9221,AD9223和AD9220;灵活采样率:1.5MSPS,3.0MSPS和10.0MSPS;低功耗:59mW,100mW和250mW;单5V电源;积分非线性误差:0.5LSB;微分非线性误差:0.31LSB;输入参考噪声:0.09LSB;完成对芯片采样保持放大器;电压参考;信号与噪声及失真率:20dB;无寄生动态范围:86dB;直二进制输出数据:28引脚SOIC封装和引脚SSOP封装
pld控制。而且在cpld的控制下,16个通道循环采样一次,并将采样值和通道号同时送入fifo中,采样完成后,cpu可直接根据定时中断从fifo中读出数据,读完数据后复位fifo器件,打开cpld中产生的adc模块的时钟,进入下一轮采样。如此循环,完成模拟信号的高速实时采样。采样过程中完全不需要cpu的参与,cpu可以并行处理主程序中的数据,提高了效率。 3 系统硬件设计原理及部分芯片介绍 多通道高速a/d采集系统的采集部分原理图如图2所示。 他由2片adg408,1片ad9221组成,adg408是一款高速、低功率的8路多模拟开关,本设计中输入了16路模拟信号,cpld输出4根地址线就可以控制2片adg408完成多路模拟信号的切换。cpld输出的地址信号的低3位分别接adg408的a0,a1和a2,最高的那位地址译码后分别接2片adg408的使能端就完成了对adg408的扩展。ad9221采用单5v供电,是一款接口简洁、功耗较低的12位ad转换芯片,而且还有溢出标志位,直接二进制输出。可与许多dsp,mcu配合使用。其模拟量的输入范围高度灵活,既可以是单端输入,也可以是
有效频率的信号采样后会映射到0~20 khz频率范围内,这样势必叠加在原有的频率分量上,形成叠加噪声。要解决这个问题通常有两种措施:设计一个过渡带很窄、阻带衰减比很大的低通滤波器,或者充分提高信号的采样频率。前者不仅增加了系统的复杂性,降低了系统的稳定性而且滤波器自身也会对数据引入干扰;后者会大大提高系统的数据量和计算量。综合考虑之下,采用提高采样频率的方法,采样频率提高到最高频率的5倍(即100 khz)基本上保证不发生频率混叠同时计算量也可以接受。 在此选用了ad公司的高速、低功耗采样芯片ad9221,它的转换精度有12位,采样时钟可以达到1.5 mhz,这意味着它可以对多路振动信号进行采样,同时由于它内部采用了流水线结构,经过3个时钟的滞后,每一个时钟就可以完成一次采样。 由于5402要不停地进行fft运算和显示,为了不占用5402的系统资源,a/d采样的实现由cpld控制完成,转换完成后的数据存储到sram中去,达到一定数量时由5402读入进行计算。ad9221与cpld及sram的连接如图3—4。 (4)人机接口模块 前面已提到键盘和显示已映射到5402的i/o空间,