12860
144LQFP/23+
原装现货可开增票,原厂可追溯假一罚十
AT32UC3A0512-CTUT
3538
TFBGA144/23+
原装原标签
AT32UC3A0512-CTUT
6000
BGA/23+
只售原装,假一罚十
AT32UC3A0512-ALUT
30000
QFP/22+
全新原装
AT32UC3A0512-ALUT
6740
LQFP144/23+
只做原装
AT32UC3A0512-ALUR
12
LQFP144/2246
真实有货原装特价
AT32UC3A0512-CTUT
3168
BGA/23+
原装假一赔十QQ373621633
AT32UC3A0512-ALU
15900
NEW/NEW
一级代理保证
AT32UC3A0512-ALUT
5000
LQFP144/23+
-
AT32UC3A0512-ALU
10000
-/22+
特价特价
AT32UC3A0512-ALU
800
LQFP144/23+
原装现货,支持实单
AT32UC3A0512-ALUT
30000
QFP/19+
全新原装
AT32UC3A0512-U
660
QFP/13+
现货
AT32UC3A0512-CTUT
168
144FFBGA/23+
原装现货认证排名
AT32UC3A0512-ALU
4256
LQFP/23+
现货只售原厂原装可含13%税
AT32UC3A0512-ALUT
3000
-/22+
原装现货
AT32UC3A0512-ALUR
1600
LQFP144/22+
只做原装
AT32UC3A0512-ALUT
2734
-/21+
原装现货,只有原装
AT32UC3A0512-CTUT
168
144FFBGA/23+
只做原装
爱特梅尔公司 (atmel corporation) 宣布推出业界最低功耗的32位闪存 (flash) 微控制器系列。uc3a系列基于爱特梅尔的avr 32 uc内核,配有512kb 的闪存、一个内置10/100以太网媒体接入控制器 (mac)、一个具有otg (on-the-go) 功能的全速 (12mbps) usb 2.0接口,以及一个 sram/sdram 外部总线接口。 首批推出的产品型号为at32uc3a0512 和 at32uc3a1512,能够以66mhz的速率提供80 dhrystone mips (dmips) 的性能,而在3.3伏电压下的电流仅为 40毫安。此外,其功耗低至1.65mw/dmips,只是具备相同功能的其它架构的1/4,表现远远优于对手。这款新的微控制器专为联网和以个人电脑为中心的嵌入式应用产品而开发,尤其适合于便携式设备。 avr32 uc 内核采用了三级管线型 harvard 架构,该架构主要为优化片上闪存的指令存取而设计。此外,它也是业内首个让单周期读写 sram 绕过系统总线而直接与 cpu 介接的内核,从而实现更快的执行速度和周期决定
atmel corporation(爱特梅尔)日前宣布推出32位闪存(flash)微控制器。以atmel的avr 32 uc内核为基础,uc3a系列拥有512k字节的闪存,并拥有一个内置10/100以太网媒体接入控制器(mac)、一个具有otg(on-the-go)功能的全速(12mbps)usb 2.0以及一个sram/sdram外部总线接口。首批推出的设备at32uc3a0512和at32uc3a1512能够以66mhz的速率提供80 dhrystone mips(dmips)的性能,且只需电压3.3v,电流40ma。其功耗低至1.65mw/dmips,较具有相同功能的其他架构低4倍。这种新的微控制器面向的是以网络和个人电脑为中心的嵌入式应用产品,并且特别适合于便携式设备。 avr32 uc内核采用了三级管线型harvard架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业首个将单周期读写静态存储器(sram)与一个直接的cpu接口整合在一起的内核,这个cpu接口绕开了系统总线以实现更快的执行、周期决断以及较低的功耗。avr32 uc内核与其前身avr32 ap共享相同的
atmel corporation(爱特梅尔)日前宣布推出32位闪存(flash)微控制器。以atmel的avr 32 uc内核为基础,uc3a系列拥有512k字节的闪存,并拥有一个内置10/100以太网媒体接入控制器(mac)、一个具有otg(on-the-go)功能的全速(12mbps)usb 2.0以及一个sram/sdram外部总线接口。首批推出的设备at32uc3a0512和at32uc3a1512能够以66mhz的速率提供80 dhrystone mips(dmips)的性能,且只需电压3.3v,电流40ma。其功耗低至1.65mw/dmips,较具有相同功能的其他架构低4倍。这种新的微控制器面向的是以网络和个人电脑为中心的嵌入式应用产品,并且特别适合于便携式设备。 500){this.width=500}" border=0> avr32 uc内核采用了三级管线型harvard架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业首个将单周期读写静态存储器(sram)与一个直接的cpu接口整合在一起的内核,这个cpu接口绕开了系统总线以实现更快的执行、周期决断以
atmel corporation(爱特梅尔)宣布推出32位闪存(flash)微控制器。以atmel的avr 32 uc内核为基础,uc3a系列拥有512k字节的闪存,并拥有一个内置10/100以太网媒体接入控制器(mac)、一个具有otg(on-the-go)功能的全速(12mbps)usb 2.0以及一个sram/sdram外部总线接口。首批推出的设备at32uc3a0512和at32uc3a1512能够以66mhz的速率提供80 dhrystone mips(dmips)的性能,且只需电压3.3v,电流40ma。其功耗低至1.65mw/dmips,较具有相同功能的其他架构低4倍。这种新的微控制器面向的是以网络和个人电脑为中心的嵌入式应用产品,并且特别适合于便携式设备。 avr32 uc内核采用了三级管线型harvard架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业首个将单周期读写静态存储器(sram)与一个直接的cpu接口整合在一起的内核,这个cpu接口绕开了系统总线以实现更快的执行、周期决断以及较低的功耗。avr32 uc内核与其前身avr32 ap共享相同的指令集架构(isa)
atmel corporation(爱特梅尔)日前宣布推出32位闪存(flash)微控制器。以atmel的avr 32 uc内核为基础,uc3a系列拥有512k字节的闪存,并拥有一个内置10/100以太网媒体接入控制器(mac)、一个具有otg(on-the-go)功能的全速(12mbps)usb 2.0以及一个sram/sdram外部总线接口。首批推出的设备at32uc3a0512和at32uc3a1512能够以66mhz的速率提供80 dhrystone mips(dmips)的性能,且只需电压3.3v,电流40ma。其功耗低至1.65mw/dmips,较具有相同功能的其他架构低4倍。这种新的微控制器面向的是以网络和个人电脑为中心的嵌入式应用产品,并且特别适合于便携式设备。 avr32 uc内核采用了三级管线型harvard架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业首个将单周期读写静态存储器(sram)与一个直接的cpu接口整合在一起的内核,这个cpu接口绕开了系统总线以实现更快的执行、周期决断以及较低的功耗。avr32 uc内核与其前身avr32 ap共享相同的指令集架构(i
爱特梅尔公司(atmel corporation)宣布推出业界最低功耗的32位闪存(flash)微控制器系列。uc3a系列基于爱特梅尔的avr 32 uc内核,配有512kb的闪存、一个内置10/100以太网媒体接入控制器(mac)、一个具有otg(on-the-go)功能的全速(12mbps)usb 2.0接口,以及一个sram/sdram外部总线接口。 首批推出的产品型号为at32uc3a0512和at32uc3a1512,能够以66mhz的速率提供80 dhrystone mips(dmips)的性能,而在3.3伏电压下的电流仅为40毫安。此外,其功耗低至1.65mw/dmips,只是具备相同功能的其它架构的1/4。这款新的微控制器专为联网和以个人电脑为中心的嵌入式应用产品而开发,尤其适合于便携式设备。 avr32 uc内核采用了三级管线型harvard架构,该架构主要为优化片上闪存的指令存取而设计。此外,它也是业内首个让单周期读写sram绕过系统总线而直接与cpu介接的内核,从而实现更快的执行速度和周期决定过程(cy
爱特梅尔公司 (atmel® corporation) 宣布推出业界最低功耗的32位闪存 (flash) 微控制器系列。uc3a系列基于爱特梅尔的avr 32 uc内核,配有512kb 的闪存、一个内置10/100以太网媒体接入控制器 (mac)、一个具有otg (on-the-go) 功能的全速 (12mbps) usb 2.0接口,以及一个 sram/sdram 外部总线接口。 首批推出的产品型号为at32uc3a0512 和 at32uc3a1512,能够以66mhz的速率提供80 dhrystone mips (dmips) 的性能,而在3.3伏电压下的电流仅为 40毫安。此外,其功耗低至1.65mw/dmips,只是具备相同功能的其它架构的1/4,表现远远优于对手。这款新的微控制器专为联网和以个人电脑为中心的嵌入式应用产品而开发,尤其适合于便携式设备。 avr32 uc 内核采用了三级管线型 harvard 架构,该架构主要为优化片上闪存的指令存取而设计。此外,它也是业内首个让单周期读写 sram 绕过系统总线而直接与 cpu 介接的内核,从而实现更快的执行速度和周期决定过程
atmel宣布推出业内最低功耗32位闪存 (flash) 微控制器。以 atmel 的 avr(r)32 uc 内核为基础,uc3a 系列拥有 512k 字节的闪存,并拥有一个内置10/100以太网媒体接入控制器 (mac)、一个具有 otg (on-the-go) 功能的全速 (12 mbps) usb 2.0 以及一个 sram/sdram 外部总线接口。首批推出的设备 at32uc3a0512 和 at32uc3a1512 能够以 66 mhz 的速率提供 80 dhrystone mips (dmips) 的性能,且只需电压 3.3v,电流 40 ma。其功耗低至 1.65 mw/dmips,较具有相同功能的其他架构低4倍。这种新的微控制器面向的是以网络和个人电脑为中心的嵌入式应用产品,并且特别适合于便携式设备。 avr32 uc 内核采用了三级管线型 harvard 架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业首个将单周期读写静态存储器 (sram) 与一个直接的 cpu 接口整合在一起的内核,这个 cpu 接口绕开了系统总线以实现更快的执行、周期决断
atmel corporation(爱特梅尔)日前宣布推出32位闪存(flash)微控制器。以atmel的avr 32 uc内核为基础,uc3a系列拥有512k字节的闪存,并拥有一个内置10/100以太网媒体接入控制器(mac)、一个具有otg(on-the-go)功能的全速(12mbps)usb 2.0以及一个sram/sdram外部总线接口。首批推出的设备at32uc3a0512和at32uc3a1512能够以66mhz的速率提供80 dhrystone mips(dmips)的性能,且只需电压3.3v,电流40ma。其功耗低至1.65mw/dmips,较具有相同功能的其他架构低4倍。这种新的微控制器面向的是以网络和个人电脑为中心的嵌入式应用产品,并且特别适合于便携式设备。 avr32 uc内核采用了三级管线型harvard架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业首个将单周期读写静态存储器(sram)与一个直接的cpu接口整合在一起的内核,这个cpu接口绕开了系统总线以实现更快的执行、周期决断以及较低的功耗。avr32 uc内核与其前身avr32 ap共享相同的
atmel宣布推出业界最低功耗的32位闪存微控制器系列。uc3a系列基于爱特梅尔的avr 32 uc内核,配有512kb的闪存、一个内置10/100以太网媒体接入控制器(mac)、一个具有otg(on-the-go)功能的全速(12mbps) usb 2.0接口,以及一个sram/sdram外部总线接口。 首批推出的产品型号为at32uc3a0512和at32uc3a1512,能够以66mhz的速率提供80 dhrystone mips(dmips)的性能,而在3.3伏电压下的电流仅为40毫安。此外,其功耗低至1.65mw/dmips,只是具备相同功能的其它架构的1/4,表现远远优于对手。这款新的微控制器专为联网和以个人电脑为中心的嵌入式应用产品而开发,尤其适合于便携式设备。 avr32 uc内核采用了三级管线型harvard架构,该架构主要为优化片上闪存的指令存取而设计。此外,它也是业内首个让单周期读写sram绕过系统总线而直接与cpu介接的内核,从而实现更快的执行速度和周期决定过程,以及更低的功耗。avr32 uc内核与其前身avr32 ap共享相
z工作时耗电仅 40 ma 美通社加州圣荷西4月2日电 atmel(r) corporation (nasdaq: atml) 今天宣布推出业内最低功耗32位闪存 (flash) 微控制器。以 atmel 的 avr(r)32 uc 内核为基础,uc3a 系列拥有 512k 字节的闪存,并拥有一个内置10/100以太网媒体接入控制器 (mac)、一个具有 otg (on-the-go) 功能的全速 (12 mbps) usb 2.0 以及一个 sram/sdram 外部总线接口。首批推出的设备 at32uc3a0512 和 at32uc3a1512 能够以 66 mhz 的速率提供 80 dhrystone mips (dmips) 的性能,且只需电压 3.3v,电流 40 ma。其功耗低至 1.65 mw/dmips,较具有相同功能的其他架构低4倍。这种新的微控制器面向的是以网络和个人电脑为中心的嵌入式应用产品,并且特别适合于便携式设备。 avr32 uc 内核采用了三级管线型 harvard 架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业首个将单周期读写静态存储器 (sram) 与一个直接的