据非复用模式,pci9052和tms320vc5402的接口电路如图2所示[4,5]。此时,lbe1为la1,lbe0为la0。将pci9052的lbe0接hpi的hbil,用以区分第一字节和第二字节。pci9052的la17接tms320vc5402的hcntl1,la16接hc-ntl0,以选择hpi寄存器。pci9052的lad[0:7]接tms320vc5402的hd[7:0]。tms320vc5402的hint反向后接至pci9052的lint1,之所以反向是由于hint低电平有效,而unt1是高电平有效。pci9052的lw/r反向后接至tms320vc5402的hr/w,因为lw/r高电平表示写,低电平表示读;而hr/w高电平表示主机要读hpi,低电平表示主机要写hpi。pci9052的cs0与cs1相或后连接至hcs,rd和wr分别连接到hds1,hds2。tms320vc5402的lrdy通过一定的逻辑组合再加上一个d触发器与pci9052的lrdy相连以实现pci9052与hpi的同步。pci9052局部时钟采用40mhz。其中cpld选用epm7128,使用max+plu