带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
7
DIP14/92+
全新原装现货热卖
1.表示供应,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2.供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
54
SOP/19+
进口原装实单量大可谈
74HC86
43000
TSSOP/2021+
原装现货
74HC86
14402
TSSOP/21+
本公司承诺,只做原装
74HC86D
2865
SOP/1608+
特价特价全新原装现货
74HC86
7600
TSSOP/2021+
原装现货
74HC86
5000
TSSOP/22+
原装现货,配单能手
74HC86
9000
TSSOP/23+
元器件代理百强企业
74HC86D
36078
SOP14/-
现货十年以上分销商,原装进口件,服务型企业
74HC86D
120000
20+/SOP14
只做原装 支持BOM配单服务 企业QQ 3003975274
74HC86N
25
DIP14/0335+
原装现货
74HC86D
2219
SOP/01+
原装现货价格优势
74HC86
8300
TSSOP/2021+
原装现货
74HC86D
952
SOP/-
原装现货,多数量可订货
74HC86T14-13
75000
SMD/22+
原装现货,正规渠道,一站式配单
74HC86
7600
TSSOP/2021+
原装现货
0011),周期为:p=63; n=7时,不可约多项式取 1 211e(10001001),周期为:p=127。当然,我们还可以采用其他的不可约多项式,但是我们一定要保证上、下行信道的周期为127位的m序列的不可约多项式的一致。 例如,周期为63位的m序列,本原多项式为:f (x) = x +x + 1,电路原理图如图2所示。周期为127位的m序列本原多项式和电路与其类似,这里不再赘述。 4.2 cpld扩频部分的内部逻辑 其中模块74hc164构成串入并出移位寄存器,并与74hc86模块和模块nor6、nor8构成63位和127位的m序列。 6.4512m的时钟信号分为两路,一路作为63位pn码的时钟推动pn码产生器工作,另一路送主、副选择电路模块74hc157。 63位pn码使用了6位的移位寄存器,在一个周期内,全“1”状态出现一次,当全“1”出现时,把移位模块的并行输出(6位)送模块74hc30,将检测到一个全“1”脉冲,该脉冲对6.4512m进行63频,频率为102.4k。 该102.4k的信号也分为两路,一路102.4k与6.4512m的
板与电源主板连接的双列插头16芯焊脚也完全相同。高密度的pfc贴片控制板仅厚1.0mm,但解剖发现印制板内部还有两个夹层电路设计。 3)两种电源的贴片元器件高密度全桥控制板实体大不相同,其主芯片均用uc3877。48v/70a电源全桥控制板单面布元器件。其总面积比双面均焊贴片元器件的350v/10a电源全桥控制板大一倍;单面元器件的印制板夹层铜箔走线也较简单些。两种电源接外壳监控电路插座结构也不同。48v电源全桥控制板上与主芯片uc3877dwp配合的另外7只ic是lm339x2,74hc05,74hc86,lm358x2,max875。350v电源全桥控制板与主芯片uc3877dwp配合的另外8只ic是op177g、ad620、lm393x3、lm358、74hc05、74hc86等。48v/70a通信电源长70cm,主板空间宽裕。但该电源boost储能电感器磁芯只用了两付4块ee55,功率容量偏小,有两台电源炸毁boostmosfet,是设计失误。 4)350v/10a电源实体副边整流之后加设了有源箝位电路,使主功率变换器副边也实现软开关,明显降低了在空载恶劣条件下电源整机的高频噪声。特别是
的抗共模干扰的能力,但当共模电压超过rs-485接收器的极限接收电压,即大于+12v或小于-7v时,接收器就无法正常工作,严重时甚至会烧毁芯片和仪器设备。为消除此问题,增强智能控制器在通信中的抗干扰能力,本设计采用二次集成芯片max1480进行信号隔离,接口电路如图2所示。本设计的异步通信数据以字节的方式传送,在每一个字节传送之前,先要通过一个低电平起始位实现握手。为防止干扰信号误触发ro(接收器输出)产生负跳变,使接收端mcu进入接收状态,在ro引脚外接3k缴侠缱瑁籔3.4与de引脚之间通过74hc86实现反相控制,以防止mcu上电时对总线的干扰。740)this.width=740" src="/images/531222122/20065227355622390.jpg" onmousewheel="return zoom_img(event,this)">图3 crc校验码生成流程图modbus通讯协议及编程本设计采用modbus通信协议的rtu通讯模式,消息发送至少要以3.5个字符时间的停顿间隔开始。网络设备不断侦测网络总线,包括停顿间隔时间内。当第一个域(地址域)接收到,每个设备都
我们规定这24位对应电子标签中编号的低24位。其传输格式如下: 表2对韦根数据格式进行了详细说明。其中第2~9位为分组码,分组码共有8个二进制位,有256个状态;第10~25位为标识码,标识码共16个二进制位,有65 536个状态;第1位是第2~13位的偶校验位;第26位是第14~25位的奇校验位。 由于韦根信号的特殊性,在一般的应用中,对韦根信号的分析均是使用fpga来完成的,文中采用如下一种特殊方式对韦根信号进行处理。图4中74hc14是施密特反相器,主要起整形作用;74hc86为异或门。根据韦根信号的特点,data0和data1所输入的信号总是相反的,这样通过第一级异或门就可检出data0和data1端所出现的“0”和“1”。第二级异或门一端接vcc,只起反相的作用,以便产生适合spce061a的中断信号;输出接到spce061a的中断输入端iob2(int0)。data1经反相整形后与spce061a的iob3(int1)相连。spce061a可以读取该信号来判别是“0”还是“1”。 2 系统软件设计 在进行系统的软件设计时,首先必须对spce0
gw500同步信号处理电路 74ls86是常用的 ttl 2输入端四异或门 在数字电路中常用,对应的coms器件是74hc86特点是电源功耗很低。他的电源电压4.75-5.25v,他能和7486, ct4086, dg74ls86, lh74ls86等元件相互代换。 同步信号h经r511、c501、r501、r502降压,滤除高频杂波、分流之后送到74ls86p-2脚,由于1脚电压v1=+5v,故当h为正极性信号时,3脚输出为负极性信息,经r505、c502滤波,,得到约+5.0v的高电平,此高电平馈至12脚并且控制q501的基极。显然由于13脚为h信号,而12脚电压v12≈+5.0v,故11脚输出为负极性行同步信号。同理当h为负极性信号时,3脚输出正极性信号,经滤波错误约0v的低电平,此低电平送到12脚,并控制q501基极,此时11脚输出仍为负极性信号。可见无论行同步信号是 何极性,11脚输出总是负极性信号,但12脚电平高低不同,从而可以实现相应控制,场同步信号v的处理与行同步信号类似,8脚输出负极性场同步信号,9脚输出控制q502的基极。 来源:qick
图1是由异或门组成的双边沿(上升和下降)检测电路。异或门是在门输人端子逻辑不一致时输出“h”电平,如采用rc电路产生延迟时间,则在上升、下降时检测出边沿,得到微分脉冲输出。 图2是电容c的端子电压波形。74hc86的阈值电压vth为vdd/2,在此处放人标记线。从对应输人上升开始,到达到c端子电压vth之前的时间和从输人下降开始,到达到c端子电压yth之前的时间都可得到输出脉冲。 从这种双边沿检测电路输出波形的时间轴看,频率变为输人频率的2倍,因此,此电路也可作为2倍频电路使用。 图1 上升/下降双边沿检测电路 图2上升沿检测电路的输人输出波形(r=10kω,c=1000pf,zv/div.,10μs/div) 来源:花语花屋
omparator 8位判决电路74hc7266 2-input exclusive nor gate 异或非门74hc73 dual j-k flip-flop w/clear 双jk触发器74hc74a preset/clear d flip-flop 双d触发器74hc75 4bit bistable latch 4位双稳锁存器74hc76 preset/clear jk flip-flop 双jk触发器74hc85 4bit magnitude comparator 4位判决电路74hc86 2input exclusive or gate 2输入异或门74hc942 baud