74LS90
58
DIP/21+
-
74LS90
4908
-/2021+
只做原装假一罚十自己库存实单可议公司现货
74LS90
9200
SOP/23+
只做原装更多数量在途订单
74LS90
65286
-/21+
全新原装现货,长期供应,免费送样
74LS90
69000
-/21+
原厂原装 假一赔十
74LS90
5500
DIP/24+
进口品牌//国产品牌代理商
74LS90
33880
SOP/2022+
只做原装
74LS90
9200
SOP/23+
只做原装更多数量在途订单
74LS90
12568
DIP/NEW
100%原装正品价格,不要错过量大可定
74LS90
5000
DIP/24+
华为超级供应商,7*24小时技术支持,一站式服务
74LS90
6500
DIP/21+
原装正品
74LS90
60701
DIP/24+
深圳原装现货,可看货可提供拍照
74LS90
47001
DIP/24+
房间现货,诚信经营,提供BOM配单服务
74LS90
80000
-/23+
原装现货
74LS90
5000
DIP/22+
宽宏博大,通达天下
74LS90
5000
DIP/23+
原装库存,提供优质服务
74LS90
25000
SOP14/22+
只做原装,原装,假一罚十
74LS90
3400
NA//23+
原装现货,当天可交货,原型号开票
74LS90
8700
-/2023+
原装现货
功能,但其输出逻辑与cmos和ttl兼容。因此可直接把ad676的bit1―bit16与87c51的p0口和p2口相接。若将ad676与8031接口,则应扩展两个8位的输入口,再将ad676的bit1―bit16经输入接口引到8031的数据总线(p0口)上。校准控制cal和转换控制sample可接到p1或p3口的任一位上。例如由p3.0控制校准cal,由p3.1控制转换sample,转换结束信号busy接外部中断int0。busy还控制时钟脉冲信号的输入,如5图所示,当busy为低电平时,计数器74ls90将停止工作。图中ad587提供10v的电压基准。若采用5v的电压基准,只要用ad586替代ad587即可。 由以上分析,不难编写出ad676校准程序和数据采集转换程序。校准程序段如下: clr p3.1;将sample保持低电平 setb p3.0;作校准准备 clr p3.0;开始校准 jb p3.2,$ ;等待校准 数据采集转换过程可采用查询方式或中断方式编写,采用查询方式编写的程序段如下: setb p3.1;接通vin给电容阵
ttl 八位三态输出触发器74ls574 ttl 八位三态输出d触发器74ls645 ttl 三态输出八同相总线传送接收器74ls670 ttl 三态输出4×4寄存器堆74ls73 ttl 带清除负触发双j-k触发器74ls74 ttl 带置位复位正触发双d触发器74ls76 ttl 带预置清除双j-k触发器74ls83 ttl 四位二进制快速进位全加器74ls85 ttl 四位数字比较器74ls86 ttl 2输入端四异或门74ls90 ttl 可二/五分频十进制计数器74ls93 ttl 可二/八分频二进制计数器74ls95 ttl 四位并行输入\\输出移位寄存器74ls97 ttl 6位同步二进制乘法器 来源:零八我的爱
32将ttl电平装换为rs232电平,继而通过系统串口与上位计算机间的串口相连。实现将所采集的各个传感器的信号上传到pc机,数字电源与模拟电源分别采用7805稳压并在输出电容处并有发光二极管作为电源指示用。 图2 aduc841的外围接线图 2.3 可控硅控制电路 可控硅控制板由三部分组成:1. 计数振荡生成电路;2. 同步检测电路;3. 可控硅控制电路。 计数振荡生成电路采用16.384mhz 的有源晶振作为计数脉冲振荡源,并用 74ls14 施密特触发器对其进行整形,经计数器74ls90 十分频和 cd4020六十四分频后,得到频率为25.6khz 的振荡脉冲给 cd4516 的cp 端进行计数。 同步检测电路采用一个220v/15v的变压器得到 15v 的交流电,然后对其进行全波整流,再通过光电耦合器til113 等组成的同步电路,得到与正弦信号的真实过零点同步的脉冲序列,作为可控硅的同步信号,送可预置计数器cd4516 的预置端pe。 系统中采用两片cd4516级联组成的8位二进制加法计数器对频率为25.6khz的振荡脉冲计数。由于计数脉冲频率为 25.6khz
十进制计数器
该电路通过mic1获得超声波音频信号,然后将这些信号放大,并且在集成电路u2,一个74ls90电路中将其分开。u2的输出驱动一个音频放大器,同时利用一个压电元件作为扬声器。 来源:zhenglili
两位以上的数需要74ls90芯片级连,即低位芯片计数满后,低位的最高位作为进位,送到高一位芯片的cp端。 来源:lover
两位以上的数需要74ls90芯片级连,即低位芯片计数满后,低位的最高位作为进位,送到高一位芯片的cp端。 图:六进制计数器电路图 window.google_render_ad(); 来源:lover
晶振起振的问题?我用无源晶振作为后面分频器74ls90的clock信号端。但是晶振总是不其起振。我认为是晶振电容没有选好。然后我在用可以正常工作的单片机电路的晶振来作为输入,这次连单片机都不能正常工作的。请问这是什么原因。对于74ls90这种clock只有单端输入的片子,如果不用有源晶振而是用无源晶振电路连接上该怎么连?匹配电容应该怎么选择?
晶振不起振?我用无源晶振作为后面分频器74ls90的clock信号端。但是晶振总是不其起振。我认为是晶振电容没有选好。然后我在用可以正常工作的单片机电路的晶振来作为输入,这次连单片机都不能正常工作的。请问这是什么原因。对于74ls90这种clock只有单端输入的片子,如果不用有源晶振而是用无源晶振电路连接上该怎么连?匹配电容应该怎么选择?
晶振不会起振是什么原因啊?我用无源晶振作为后面分频器74ls90的clock信号端。但是晶振总是不其起振。我认为是晶振电容没有选好。然后我在用可以正常工作的单片机电路的晶振来作为输入,这次连单片机都不能正常工作的。请问这是什么原因。对于74ls90这种clock只有单端输入的片子,如果不用有源晶振而是用无源晶振电路连接上该怎么连?匹配电容应该怎么选择?有没有可能是驱动能力不行啊?望高手指点
我在用74ls90做实验时碰到一个问题,对2m的信号做分频,q1总有信号干扰比如说,我用cp0作为输入,cp1接qa,qb是500k的方波信号叠加有333.2k的信号(示波器一会显示500,一会显示333.2),若用cp1接输入,cp0接qd,qb是1m叠加有667k的信号,为什么
我想知道74ls164和74ls90这2种芯片的引脚排列...希望知道的朋友告诉我下