的要求是先采集的数据先发送,后采集的数据后发送,否则接收部分将无法正确恢复原始信号,达不到测试的目的。因此需选择一个先进先出fifo的16位存储器。又由于发射器是单通道,只能将数据以串行方式发送,所以要求存储器的输出是串行的,这样能减少并转串的中间环节。如果具有串进串出的fifo,那样发射部分的体积会更小且控制逻辑更简单,这是笔者希望的。但实际上只查到并进串出fifo和具有可编程的串并进-串并出四种功能的fifo,由于后一种芯片体积大、功耗也大,所以选择了并进串出的fifo。 综上所述,选用了idt72105,容量为256×16位,高速、低功耗,具有独立收、发时钟控制的同步/异步fifo存储器。它不但提供了存储空间作为数据的缓冲,而且还在epp并行总线和a/d转换器之间充当一弹性的存储器,因而无需考虑相互间的同步与协调。fifo的优点在于读写时序要求简单,内部带有读写的环形指针,在对芯片操作时不需额外的地址信息。当它接收到由红外发射管发出的取数指令socp后,通过so端将同步帧信号输入到红外发射管的txd端,发射出去。 3.2 数据采集电路 由于选择了并进串出的fifo,最好选择并行输出的a/d
的要求是先采集的数据先发送,后采集的数据后发送,否则接收部分将无法正确恢复原始信号,达不到测试的目的。因此需选择一个先进先出fifo的16位存储器。又由于发射器是单通道,只能将数据以串行方式发送,所以要求存储器的输出是串行的,这样能减少并转串的中间环节。如果具有串进串出的fifo,那样发射部分的体积会更小且控制逻辑更简单,这是笔者希望的。但实际上只查到并进串出fifo和具有可编程的串并进-串并出四种功能的fifo,由于后一种芯片体积大、功耗也大,所以选择了并进串出的fifo。 综上所述,选用了idt72105,容量为256×16位,高速、低功耗,具有独立收、发时钟控制的同步/异步fifo存储器。它不但提供了存储空间作为数据的缓冲,而且还在epp并行总线和a/d转换器之间充当一弹性的存储器,因而无需考虑相互间的同步与协调。fifo的优点在于读写时序要求简单,内部带有读写的环形指针,在对芯片操作时不需额外的地址信息。当它接收到由红外发射管发出的取数指令socp后,通过so端将同步帧信号输入到红外发射管的 txd端,发射出去。 3.2 数据采集电路 由于选择了并进串出的fifo,最好选择并行输