并联通道的连续性检验电路原理图
出处:computer00 发布于:2011-09-01 09:49:40 | 1556 次阅读
输入网络由R1、R2、R3和实验电路组成。这个网络为Q1A的基极提供了一个输入电压,其电平取决于实验电路的电阻值。加到差动放大器的一边上的射极输出器Q1A的输出与由R10和R11产生的基准电压比较,并由射极输出器QtB使之与差动放大器晶体管Q2B隔离开来。在Q2A集电极上的差动放大器输出,用来激励电平指示器Qs.此指示器基准电平由齐纳二极管D1保持恒定。当实验电路的电阻大于标称值时,Q3集电极上的输出为一正电压,小于标称值时,输出为低电位。
上一篇:简易耐压测试器电路
下一篇:方波对称检波器电路图
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。