带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
-
TQFP/18+
-
EPM7128AETC100-5
3039
-/1911
真实原装现货,军工优势库位北京
EPM7128AETC100-10
833
1975/20+
专注军工军航事业,进口原装
EPM7128AETC100-5
105
TQFP/21+
原装现货,假一罚十
EPM7128AETC100-10N
6800
TQFP Welcome to www.zhjgic.com/1802+
原装正品,中国军工行业优质供应商
EPM7128AETC100-10N
7560
TQFP100/21+
专营ALTERA渠道/可追溯原厂/支持含税
EPM7128AETC100-5N
50000
TQFP100/21+
奥利腾只做原装现货,实单价优可谈
EPM7128AETC100-10
9800
21+/EQFP
只做原装假一赔十正规渠道订货
EPM7128AETC100-10
4000
TQFP/2023+
原装原厂代理 可免费送样品
EPM7128AETC100-10
22
TQFP100/02+
原装现货价格优势
EPM7128AETC100-10N
480
TQFP100(14x14)/23+
百分百原厂原装,支持实单
EPM7128AETC100-10N
9000
TQFP100/21+
100%原厂原装现货库存 支持实单来谈
EPM7128AETC100-5
19600
TQFP/2022+
供应全新原装元器件 代理分销 特价
EPM7128AETC100-10N
74099
QFP/22+
公司原装现货主营品牌可含税提供技术免费样品
EPM7128AETC100-7N
5000
TQFP/21+
原装现货 假一罚十
EPM7128AETC100-10
9
TQFP100/03+
全新原装现货
EPM7128AETC100-5
9000
TQFP100/22+
原装现货,有挂就有货
EPM7128AETC100-10N
76
TQFP100/0537+
FPGA 全新低价 当天发货
EPM7128AETC100-10N
1000
TQFP/22+
原装现货
EPM7128AETC100-5N
3652
TQFP100/20+
现货+库存优势出
用了地址总线复用、数据总线、“分裂”的技术。即三片ad9852的6位地址线同时占用tms320c6416地址总线a2~a7位,而它们的数据线分别占用tms320c6416数据总线的d0~d7、d8~d15和d16~d23位。这样可以由dsp对三片dds的i/o缓冲寄存器同时进行写操作,提高了总线利用率,并保证了三片ad9852输出信号的相位相参。tms320c6416与ad9852接口示意图如图2所示。三片ad9852的控制时序信号由epld产生。本设计采用alterra公司生产的可编程逻辑器件epm7128aetc100,对tms320c6416的高位地址信号、数据信号和控制信号编码,产生三片ad9852全局复位、读/写使能、频率或相位切换等控制信号。 写入ad9852的数据先存入i/o缓存器,在i/o更新信号到来时写入相应的寄存器改变ad9852的工作状态。本设计中,i/o更新信号既可以由dsp写完控制字后产生,也可由epld将系统时钟分频定时产生,两种方式的选择以及分频倍数的控制同样由epld对tms320c6416的信号编码实现。2.3.2 时钟设计dds输出的信号的频谱特性在很大程度上取决于参考时
程序中方便地修改信号参数;无需改动硬件电路即可实现信号参数的功能扩展。 cpld逻辑设计 分频电路采用两片74hc163实现。通过分频电路,将12mhz的晶振标准频率分频后,得到500khz的抽样频率,作为地址发生器的时钟。分频电路的工作由单片机控制。 地址发生器电路由3片74hc163组成,时钟频率为500khz,有分频电路提供;和预存的波形数据抽样频率相一致,以实现数据的无失真读出。 电路设计中,采用altra公司的epm7128aetc100-10芯片,在max+plusⅱ开发环境中完成分频缏泛偷刂贩⑸鞯缏返纳杓啤;贑pld的电路设计,可以省去大部分的中小规模集成电路和分离元件;使得电路具有集成度高、工作速度快、编程方便、价格低廉的显著优点。通过cpld和数据预生成的信号实现方法,无需改变硬件电路,即可实现信号参数的任意调整;同时外围电路十分简单,为工程调试和应用带来了方便。 d/a转换电路 d/a转换电路的实现如图3所示。 电路中,ad7545将波形数据转换为模拟信号;lf353
器中。采用上述方法,波形数据生成简单,快捷;可根据需要在软件程序中方便地修改信号参数;无需改动硬件电路即可实现信号参数的功能扩展。 cpld逻辑设计 分频电路采用两片74hc163实现。通过分频电路,将12mhz的晶振标准频率分频后,得到500khz的抽样频率,作为地址发生器的时钟。分频电路的工作由单片机控制。 地址发生器电路由3片74hc163组成,时钟频率为500khz,有分频电路提供;和预存的波形数据抽样频率相一致,以实现数据的无失真读出。 电路设计中,采用altra公司的epm7128aetc100-10芯片,在max+plusⅱ开发环境中完成分频缏泛偷刂贩⑸鞯缏返纳杓啤;贑pld的电路设计,可以省去大部分的中小规模集成电路和分离元件;使得电路具有集成度高、工作速度快、编程方便、价格低廉的显著优点。通过cpld和数据预生成的信号实现方法,无需改变硬件电路,即可实现信号参数的任意调整;同时外围电路十分简单,为工程调试和应用带来了方便。 d/a转换电路 d/a转换电路的实现如图3所示。 电路中,ad7545将波形数据转换为模拟信号;lf353进行信号滤波和整形。 图3 d/a