10620
QFP208/2233
XILINX专营价优
XC3S400-4PQ208I
2000
QFP208/23+
全新原装进口热卖现货特价
XC3S400-4PQ208C
1000
QFP/20+
代理渠道,原装现货
XC3S400-4PQ208I
100
FPGA/24+
授权代理商
XC3S400-4PQ208I
2
QFP208/0533+
-
XC3S400-4PQ208I
10000
208bfqfp/19+
十年芯程,只做原装
XC3S400-4PQ208C
1500
QFP/13/14+
原装/工厂库存保质360天
XC3S400-4PQ208
5000
-/21+
只做进口原装正品现货或订货假一赔十...
XC3S400-4PQ208
8000
QFP208/23+
只做原装现货
XC3S400-4PQ208
3000
QFP/N/A
原装正品热卖,价格优势
XC3S400-4PQ208
630
QFP/2023+
终端可以免费供样,支持BOM配单
XC3S400-4PQ208
30000
-/22+
原装公司现货,假一赔十
XC3S400-4PQ208
8600
QFP/2322+
原装渠道优势商全新进口深圳现货原盒原包
XC3S400-4PQ208
5588
BGA/21+
全新原装现货
XC3S400-4PQ208
3000
QFP/-
特价批量支持
XC3S400-4PQ208
6000
-/-
认证会员原装现货,长期供应账期服务
XC3S400-4PQ208
8000
QFP208/23+
只做原装现货
XC3S400-4PQ208
1000000
-/23+
一站式BOM配单,原装现货,价格优势
XC3S400-4PQ208
300
QFP/22+
进口原装可追溯 假一罚十
th ps 7.1上进行了设计、综合及仿真,仿真器为modelsim 6.1a。 图5和图6分别示出了系统时钟clk与输入信号fin伪反相,可逆计数器k值为10,分频数n为16,锁定相差为负3和正3时环路锁定的过程。可以看出,se的调节都时将se为高电平部分逐渐展宽的过程。锁定相差为负3时误差为0,由于汁数器补偿的作用,锁定相位差为正3时误差也为0。 4.2 fpga实现及板级系统实验 设计采用xilinx公司的ise 7.1i开发环境和spar-tan3 xc3s400-4pq208 fpga进行了实现,并在板级系统上搭建了实验环境,用数字示波器进行了波形测试,系统工作稳定,达到了设计要求。 5 结 语 设计对经典全数字锁相环路进行改进,通过增加相位差调节器的方法实现输出信号与输入信号的多相位锁定。采用verilog语言对整个设计进行了描述,进行了计算机仿真、fpga实现和板级系统实验,实现了锁定相位编程可调的全数字锁相环路,完成了设计目标。 来源:零八我的爱