4种端接方法,教你完美解决信号端接困惑

出处: 电子工程专辑 发布于:2019-09-10 15:34:16

  串行端接
  实际上,因为阻抗会随频率动态变化,难以达到阻抗匹配,所以缓冲器输出端可以省去电阻(R)。


  优势:
  低功耗解决方案(没有对地的吸电流)
  很容易计算R的值 R (Z0 – ZOUT).
  弱点:


  上升/下降时间受RC电路的影响,增加抖动
  只对低频信号有效
  备注:
  CMOS驱动器
  不适合高频时钟CMOS drivers信号
  适合低频时钟信号和非常短的走线
  下拉电阻
  CMOS
  优势:非常简单(R = Z0)
  弱点:高功耗
  备注:不推荐


  LVPECL
  优势:
  简单的3电阻解决方案。
  就节能而言稍好一点,相对于4电阻端接来说节省一个电阻。
  备注:推荐。端接电阻尽可能靠近PECL接收器放置。
  交流端接
  CMOS


  优势:没有直流功耗。
  备注:为避免较高功耗,C应该很小,但也不能太小而导致吸电流。
  LVPECL


  优势:交流耦合允许调整偏置电压。避免电路两端之间的能量流动。
  弱点:交流耦合只推荐用于平衡信号(50%占空比的时钟信号)。
  备注:交流耦合电容的ESR值和容值应该很低。
  电阻桥
  CMOS


  优势:功耗实现合理的权衡取舍。
  弱点:单端时钟用两个器件。
  LVPECL


  弱点:差分输出逻辑用4个外部器件。
  备注:3.3V LVPECL驱动器广泛应用端接。

关键词:信号

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

相关技术资料
广告
上传BOM文件: BOM文件
*公司名:
*联系人:
*手机号码:
QQ:
应用领域:

有效期:
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:

0571-85317607

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!