Avago推出12/16位正交解码器/计数器接口IC
出处:likee 发布于:2007-12-11 13:43:54
Avago的HCTL-20xx系列芯片的时钟速度为14MHz,专门针对数字闭环运动控制系统和数字数据输入系统而设计,通过将耗时的正交解码器处理工作由微处理器上的软件转移到经济的硬件解决方案来改善系统的性能。该芯片主要作为接口芯片处理旋转或线性增量编码器和微处理器间的连接,或处理数字变阻器和数据输入总线之间的连接。
HCTL-20xx系列芯片包括正交解码器逻辑、二进制加/减计数器和一个8bit总线接口,采用史密特触发(Schmitt-triggered)CMOS输入和输入噪声滤波器,可在多杂讯环境下保持稳定的工作。
该芯片可提供以下几种款式的选择:
·HCTL-2001-A00:12-bit计数器/正交解码器,采用超薄双列直插PCB封装(LP)和无铅PDIP封装;
·HCTL-2017-A00:16-bit计数器/正交解码器,采用LP封装、PLCC和无铅PDIP封装;
·HCTL-2021-A00:16-bit计数器/正交解码器,采用LP、PLCC和无铅PDIP封装。它提供解码器正交输出信号和芯片串连功能,当位置信息超过2个字节,可把多片芯片串连起来,将所有锁定字节通过8-bit总线顺序读出。该功能可使HCTL-2021与多种不同标准的计算机芯片实现互连。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 等电位端子箱是什么_等电位端子箱的作用2025/8/1 11:36:41
- 基于PID控制和重复控制的复合控制策略2025/7/29 16:58:24
- 什么是树莓派?一文快速了解树莓派基础知识2025/6/18 16:30:52
- 什么是有机液分析与有机液知识介绍2025/6/7 16:31:44
- FPGA中的双线性插值算法2025/5/29 17:16:30