IDT72V3680芯片的内部结构介绍
出处:SHIYE 发布于:2010-08-06 14:15:13
IDT72V3680属于IDT公司的高密度supersyncTMⅡ36位系列存储器IDT72V3640~3690中的一种,其存储结构为16,384×36。这一系列CMOS工艺的FIFO(先入先出)芯片具有极大的深度。
其基本功能特点如下:
对读/写口都可进行灵活的总线宽度设置,可选择不同的输入/输出数据线宽度(可在36 in 36 out;36 in 18 out;36in 9 out;18 in 36 out;9in 36 out中选择);
重传操作延时很低且固定;
首字的写入到读出的延时很低且固定;
数据密度高达1Mbit;
操作时钟可达166MHz;
可选大/小字节排列格式;
主复位方式可提供FIFO整体清零,部分复位只清掉存储数据,但保留可编程设置项;
几乎空/满标志置位或无效操作可选择同步或异步时间模式;
具有两种时间工作模式,分别为IDT标准模式(采用和标志位)和FWFT首字直传模式(采用标志位);
读写操作采用独立时钟,并可异步操作;
采用TQFP(128引脚)和PBGA(144引脚)两种封装形式,其中PBGA封装形式不仅可用JTAG口提供边界扫描功能,还可选择同步或者异步读写操作(只对PBGA封装);
与5V输入兼容;
具有节电模式;
管脚可与更高密度的芯片IDT72V36100和IDT72V36110兼容。
IDT72V3680的内部结构框图如图1所示。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 深入解析嵌入式 OPENAMP 框架:开启异核通信新时代2025/7/22 16:27:29
- 一文快速了解OPENWRT基础知识2025/7/14 16:59:04
- 独立 ADC 优势大揭秘:为何不可替代?2025/7/7 16:21:04
- 深入剖析:嵌入式中 RS485、RS422 和 RS232 的特点差异2025/7/5 15:07:54
- 揭秘嵌入式 MCU:浮点数据处理难点及应对策略2025/6/20 15:19:07