赛灵思推出首款667Mbps的DDR2SDRAM接口解决方案

出处:9huwei 发布于:2007-12-12 13:29:35

  赛灵思(Xilinx)宣布,推出基于Virtex-4 FPGA的667Mbps DDR2参考设计。据称,该参考设计提供了FPGA业界带宽、可靠的内存接口解决方案。赛灵思DDR2-SDRAM接口采用了创新的Virtex-4 ChipSync技术,这是一种运行时校准电路,可以极大地提高设计余量和整体系统可靠性,同时缩短设计周期。

    Virtex-4 FPGA将臆测清除出内存接口设计,使系统设计师能够为的667Mbps DDR2 SDRAM等内存技术构建可靠的高性能接口。赛灵思内存解决方案使用美光科技(Micron)和三星等行业领导厂商的内存器件进行了验证,包括新型667Mbps DDR2参考设计。

    “赛灵思与美光科技拥有共同目标,就是为无论是成本还是性能的众多应用验证并提供市场的内存解决方案,”美光系统内存集团先进技术与战略营销执行总监Terry Lee说。“Micron DDR2-667 DRAM与Virtex-4 FPGA相结合,可为客户提供比以前市场上带宽更高的内存解决方案。”

    布线、工艺、温度和电压变化会造成数据与时钟信号之间产生扭曲,而这种扭曲在设计时无法进行正确估计,ChipSync技术通过对这些变化进行补偿,简化了内存接口的设计。这种独有特性减轻了设计后调整工作,大大改善了设计周期和整体系统可靠性。实验结果表明,Virtex-4 FPGA 还提供了高速内存接口设计中业界的信号完整性。

    据介绍,用户友好的Memory Interface Generator软件工具可以支持任何器件/封装组合,为系统设计师提供了更大的灵活性,使他们能够轻松实现设计的个性化。该参考设计为Verilog或VHDL形式,采用了模块化方法来清楚地提供物理层、用户接口和控制器块。



  
关键词:接口

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

上传BOM文件: BOM文件
*公司名:
*联系人:
*手机号码:
QQ:
应用领域:

有效期:
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:

0571-85317607

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!