半导体存储器结构及版图(ROM)
出处:1314lys 发布于:2007-04-29 10:00:45
本篇主要涉及有关半导体存储器的存取方式及相应版图结构分析。
首先我们来看看一个基本的ROM存储器的结构及其工作方式。
假设2根地址线,4根数据位,即A[1:0], D[3:0]。A0,A1可以多产生2^n种变化,这里的n为2即可产生4种组合记为W[3:0](如图)。
A0 | A1 | W0 | W1 | W2 | W3 |
0 | 0 | 0 | 0 | 0 | 1 |
0 | 1 | 0 | 0 | 1 | 0 |
1 | 0 | 0 | 1 | 0 | 0 |
1 | 1 | 1 | 0 | 0 | 0 |
表格中列出了不同的地址信号产生的不同选择,比如A0=0,A1=0时,只有W3=1,其余均为0。也就是说,如果定义1 (高电平)选中那么A0A1=00时,W3被选中。如上图所示,输出的数据即为D0=1,D1=1,D2=0,D3=0。 换句话说A0=0,A1=0就必然选中W3,所以完全可以用两个开关MOS来代替,如下图所示:
通常采用NMOS,就将开关MOS替换成NMOS接地,A0-A0反 反接,A1-A1反 反接即是。不过实际的ROM电路并不是直接连获取得电位,而是ROM的部分都是NMOS,BL线MOS源漏相连接地,WL控制gate以低电位选通(NMOS电位gate平时都是高电位,只有为低电位时才会阻断到地)。考虑到ROM的扩展性,还会有片选SEL端控制一个区域是否选中。
把电路画成版图就会有一些形式上的变化,除了考虑到结构的规整,也会考虑到是否因为过于庞大造成寄生的增加,影响到读取的速度,因此也就出现如图所示的结构分布。
上一篇:晶体的生长
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- SQL核心知识点总结2025/8/11 16:51:36
- 等电位端子箱是什么_等电位端子箱的作用2025/8/1 11:36:41
- 基于PID控制和重复控制的复合控制策略2025/7/29 16:58:24
- 什么是树莓派?一文快速了解树莓派基础知识2025/6/18 16:30:52
- 什么是有机液分析与有机液知识介绍2025/6/7 16:31:44