深亚微米IC物理设计流程中的串扰控制

出处:zhaobolove 发布于:2007-04-29 10:19:29

Crosstalk Noise Control in Deep Submicron Physical Design Flow

王胤翔  周凤亭  陆生礼 

摘 要:信号完整性的设计收敛已经成为当前深亚微米集成电路物理设计流程中的关键问题.对信号完整性收敛产生不利影响的有三个因素:串扰、直流电压降和电迁移.其中影响的是串扰,串扰噪声会产生大量的时序违规、逻辑错误.主要关注基于串扰控制的物理设计方法,包括新的流程、各个设计阶段对串扰的分析及修正的方法,以达到快速的时序收敛.并且根据真实的设计实例,提出了几点有效的控制串扰的方法和对于信号完整性管理比较有价值的观点.
关键词:信号完整性;串扰噪声;噪声预防;噪声修复
分类号:TN402  文献标识码:A

文章编号:1005-9490(2005)01-0146-04

基金项目:国家自然科学基金低功耗内建自测试的可测性设计方法研究(60176018).
作者简介:王胤翔,男,汉族,在读研究生,现从事SoC芯片后端设计的研究,wyx@seu.edu.cn;陆生礼,男,教授.
作者单位:王胤翔(东南大学国家专用集成电路系统工程技术研究中心,南京,210096) 
     周凤亭(东南大学国家专用集成电路系统工程技术研究中心,南京,210096) 
     陆生礼(东南大学国家专用集成电路系统工程技术研究中心,南京,210096) 

参考文献:

[1]Astor用户手册[S].
[2]Physical Compiler用户手册[S].
[3]PrimeTime SI用户手册[S].
[4]Murat Becer, Ravi Vaidyanathan, Chanhee Oh, and Rajendran Panda, Crosstalk Noise Control in an SoC Physical Design Flow[J],IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, APRIL 2004,23(4).
[5]Fabrice Caignet, Sonia Delmas-Bendhia, and Etienne Sicard, The Challenge of Signal Integrity inDeep-Submicrometer CMOS Technology[C].In: PROCEEDINGS OF THE IEEE, APRIL 2001,89(4).

收稿日期:2004年10月26日

出版日期:2005年3月1日



  
关键词:深亚微米IC物理设计流程中的串扰控制200520042001  

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

FPF2005
广告
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:
技术客服:

0571-85317607

网站技术支持

13606545031

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!