Synopsys宣布DesignWare® USB 2.0 nanoPHY IP已获USB标志
出处:EEPW 发布于:2007-09-29 15:20:24
DesignWare USB 2.0 nanoPHY IP针对高容量和功耗要求高的应用进行了优化,可同时实现小尺寸和低功耗。该PHY独特的可调性使设计者能够根据工艺变化和系统寄生效应做出快速调整,从而实现高良率和强大的互操作性。DesignWare USB 2.0 nanoPHY是整套USB协议实施解决方案的一部分,整套方案还包括OTG数字控制器、主控制器和验证IP。经过硅验证的DesignWare USB OTG解决方案已在的消费、计算和无线产品实现量产。
用于PCI Express的 DesignWare PHY IP与PCI Express 1.1兼容,可提供功耗,相当于竞争产品的一半,并可保证接收器和小尺寸芯片的出色容限性能。该IP的内置诊断引擎和ATE测试向量能够对PHY进行快速生产测试。此外,用于PCI Express的 DesignWare PHY IP还可提供x1 到 x8局域网仿真配置,支持打线封装和倒装芯片封装。用于PCI Express的 DesignWare PHY IP是经过硅验证的完整PCIe解决方案的一部分,该解决方案还包括终端、双重模式、根联合体、交换IP和验证IP。
中芯国际市场及销售部门副总裁欧阳雄表示:“Synopsys为我们的客户提供了业内的USB和PCIe IP,这些产品具有卓越丰富的性能和出色的技术支持。将Synopsys公司经过硅验证的IP与我们的制造工艺技术结合,设计者能够实现快速上市的目标,同时这也是低风险快速实现量产的途径。”
Synopsys IP及服务业务市场总监John Koeter表示:“与中芯国际合作,将我们的PCIe 和 USB IP用于中芯国际的0.13微米工艺,对其进行硅验证和,表明我们不断为客户提供业内的标准连接IP。我们将为设计者提供经过的高质量IP解决方案,并将随着先进工艺技术的发展而不断完善,以满足客户的严格要求。”
供货
基于中芯国际0.13微米工艺的DesignWare USB 2.0 PHY IP、USB 2.0 nanoPHY IP和PCI Express PHY IP 现已供货。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- ARM技术架构与应用开发实践指南2026/1/6 10:40:19
- 嵌入式实时操作系统(RTOS)选型与移植技术指南2025/12/31 10:42:31
- 工业嵌入式系统:通信接口技术选型与抗干扰设计实践2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:开启异核通信新时代2025/7/22 16:27:29
- 一文快速了解OPENWRT基础知识2025/7/14 16:59:04









