数字信号处理FPGA平面布置图

出处:st963432 发布于:2008-12-12 08:58:25

  通过打开File Open|fun_text.rpt,或者双击rpt按钮,就能够在编译器窗口(请参阅图1)中看到设计结果。在Utilities|Find Text|LCs下的device summary中可以看到所使用的LC和存储器模块的数量。在文件中可以看到元器件的输出管脚和逻辑合成的结果(也就是逻辑方程)。核对包括偏移二进制码格式的正弦表的存储器初始化文件slne.mif,这一文件是使用本书所附光盘book2e/util目录下的slne.exe程序生成的。选择MaxPlusll|Ploorplan Editor就可以看到其物理实现。单击reduce scale按钮就可以生成图1所示的屏幕。注意:累加器使用的是快速进位链,因而只有偶数列用于被改进的路由。


  图1 频率合成器设计的平面布置图

  欢迎转载,信息来自维库电子市场网(www.dzsc.com


  
关键词:数字信号处理FPGA平面布置图

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:
技术客服:

0571-85317607

网站技术支持

13606545031

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!